Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Курсовик / отчет1.doc
Скачиваний:
150
Добавлен:
01.05.2014
Размер:
765.44 Кб
Скачать

4 Разработка принципиальной электрической схемы

4.1 Переход от функциональной схемы к электрической

Для перехода к принципиальной электрической схеме необходимо:

  • провести фильтрацию цепей питания;

  • решить проблему неиспользованных входов;

  • согласовать логические уровни.

1. Фильтрация цепей питания

Для фильтрации цепей питания необходим 1 низкочастотный электролитический конденсатор емкостью 18 мкФ, и несколько конденсаторов на микросхемы.

Количество этих конденсаторов определяется техническими условиями эксплуатации микросхем. Для серии 1554 необходимо по одному конденсатору 0.5мкФ на каждые три корпуса микросхем.

2. Неиспользованные входы

Для серии 1554 неиспользованные входы необходимо подключать либо к земле либо к источнику питания, в зависимости от функциональных особенностей микросхемы.

Для серии 1556 неиспользуемые входы рекомендуется подключать к источнику +5В через резистор в 1 Ком. К одному резистору разрешается подключать не более 20 входов.

3. Согласование логических уровней

Микросхемы серии 1554 являются микросхемами КМОП. Микросхемы серии 1556 это микросхемы ТТЛ, поэтому при управлении микросхемами ТТЛ сигналами микросхем серии КР1554, питающихся от того же источника питания, никаких мер по согласованию применять не требуется. Если же к выходу микросхемы ТТЛ подключен вход микросхемы серии КР1554, этот выход следует соединить с плюсовым проводом питания через резистор сопротивлением 2,2 ... 5,1 кОм.

4.2 Выбор и описание интерфейсных микросхем

Адресное пространство распределителя тактовых импульсов, реализованного в ждущем режиме, требует наличия двух зарезервированных адресов:

- асинхронный сброс устройства по сигналу RES;

- запуск распределителя импульсов по сигналу CS;

Для реализации интерфейса необходимо выбрать и спроектировать микросхему интерфейса.

На мой взгляд самым простым, удобным и быстродействующим будет вариант расшифрования адреса через логические элементы данной серии (КР1554).

Таблица команд управления:

Команда А0 А1 А2 А3 А4 А5 А6 А7

RES 0 0 0 0 0 0 1 0

CS 0 1 0 0 0 0 1 0 - (адрес - 42h)

Принципиальная электрическая схема интерфейса приведена в Приложении 4

4.3 Описание работы узла с использованием временных диаграмм

Окончательный вариант реализации устройства представлен в приложении C. Соответствующая ему временная диаграмма сигналов показала в приложении Б.

Перед началом работы или при включении питания процессор должен передать, команду сброса по установленному адресу A[0]. Адрес устройства является перестраиваемым, для его программирования используются переключатели D1.1-D1.6. Подключение устройства к определенному адресному пространству осуществляется с помощью элементов сравнения D2-D3. Если адрес соответствует адресному пространству распределителя, то вырабатывается сигнал GO. По команде сброса, все выходы триггеров D4,D6 устанавливаются в нулевое состояние. Устройство инициализировано и готово к работе.

Далее процессор подает через адрес A[1] команду пуска, формируется сигнал CS. По положительному фронту сигнала с ГТИ и при наличии единичного значения сигнала CS триггер D3 устанавливается в единицу, а с инверсного выхода напряжение низкого уровня поступает на инверсный, разрешающий работу, вход ПМЛ1 и ПМЛ2. На выходе ПМЛ формируется начальное состояние, т.е. на всех выходах ПМЛ1 нулевой сигнал. После этого сигналы CLK с ГТИ начинают поступать на вход синхронных D-триггеров. На выходах D-триггеров формируется двоичный код (X1-X5) Это отражено на временной диаграмме.

Выходы ПМЛ1 соединены так же с входами ПМЛ2, в которой и формируются импульсные последовательности. На выходе ПМЛ2 находится выходной блок, который предназначен для того, что бы выходные импульсы с ПМЛ2 по длительности были близки к длительности единичного импульса с выхода ГТИ.

Единичный сигнал на прямом выходе JK-триггера (D4) является сигналом не готовности генератора импульсных последовательностей принять очередную команду ПУСК, поэтому в случае если система не отработала цикл из 19 тактов ГТИ, то приходящие новые сигналы ПУСК будут игнорироваться.

По достижении 20 такта сигнала CLK отрабатывает схема сброса, т.е. по отрицательному фронту 19-го импульса JK-триггер сбрасывается в начальное состояние и запрещает работу ПМЛ1 и ПМЛ2.