Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
КЗ-25.doc
Скачиваний:
3
Добавлен:
01.09.2019
Размер:
261.12 Кб
Скачать

11

Содержание

Содержание 1

Введение 2

Задание 3

1 Структурная схема МПС 4

2 Разработка логической структуры МПС 5

2.1 Блок микропроцессора 6

2.2 Блок основной памяти 7

2.3 Блок ПИ/Т 8

2.4 Блок ПАП/П 9

2.5 Контроллер шины 10

Вывод

Список использованной литературы

Введение

В данной работе рассматривается построение микропроцессорной системы (МПС) на базе микропроцессора (МП) MC68000 фирмы Motorola, который является базовым в семействе 32-х разрядных МП 68К.

Эта работа имеет учебный характер и не учитывает полной сложности и тонкостей функционирования микропроцессорных систем данного класса. Целью работы является углубление знаний по микропроцессорным системам и разработка логической структуры этим систем.

В работе также рассматривается обмен информацией между MC68000, основной памятью и интерфейсными модулями. Память представлена ОЗУ и ПЗУ. Сегментирование памяти — аппаратное. Рассматриваются интерфейсные модули (ИМ) двух типов: параллельный интерфейс/таймер (ПИ/Т) и последовательный асинхронный приёмник/ передатчик (ПАП/П).

Задание

Разработать МПС на базе МП MC68000 фирмы Motorola. На основе блок-схемы разработать логическую структуру МПС.

Вариант № 25:

Емкость ПЗУ, Кбайт : 32

Емкость ОЗУ, Кбайт : 128

Количество ПИ/Т: 1

Количество пап/п : 1

1 Структурная схема мпс

В работе рассматривается микропроцессорный комплект MC68000. Передача информации между микропроцессором и памятью или интерфейсными модулями осуществляется по шинам; в исследуемой микропроцессорной системе используются три шины:

- шина данных (ШД), по которой передаются данные от процессора и к нему. Эта шина имеет шестнадцать разрядов.

- шина адреса (ША), по которой процессор обращается за необходимыми данными, указывая адрес. Шина адреса имеет 24 разряда.

- шина управления (ШУ), по которой передаются управляющие сигналы. В этой работе не рассматриваются особенности работы шины управления.

На ША и ШД выходах процессора стоят шинные формирователи (ШФ). На выходе шины управления процессора устанавливается буфер данных (Б).

К процессору подключается генератор тактовых импульсов (ГТИ). Импульсы имеют размах 5В и частоту 16 МГц.

МП

68000

ГТИ

ОП

ПИ/Т

ПАП/П

КШ

А23…А1

D15…D0

ША

ШД

ШУ

1

1

к ВУ

ПЗУ – 32 Кбайт

ОЗУ – 128 Кбайт

Рисунок 1.1 – Структурная схема МПС

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]