Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Ответы по Архитектуре ПЭВМ.doc
Скачиваний:
8
Добавлен:
05.08.2019
Размер:
1.98 Mб
Скачать
  1. Распределение адресного пространства ibm pc at.

Расширенная память. Дополнительная память.

б) Распределение адресного пространства в IT/AT начиная с I80286.

ША=24, 16Мб 224 = 16

Но во всех компьютерах память 1 Мб. Память за пределами 1 Мб называется расширенной. Расширенная память – эта память в пределах установленной на MB памяти, называется физической. Расширенная память доступна для работы МП в PM и VM. Для доступа к этой памяти применяется спецификация EMS – Extended Memory Specification.

Область высшей (старшей, extra) HMA. Расположена в 1 Мб расширенной памяти, используется для хранения резидентных программ и драйверов.

Дополнительная память Expanded memory. МП адресовать её не может. Её формирует ОС через окно в верхней памяти в ROM BIOS I/O. Она используется для хранения данных ввода/вывода как буфер, а для программных кодов не пригодна. «Окно» открывается в сегменте D0000h так как этот сегмент размером 64К не используется адаптерами. Дополнительная память поддерживается спецификацией XMS Expanded Memory Specification и программным драйвером emm.sys, который загружается файлом конфигурации config.sys.

в) Адресное пространство портов ввода/вывода

В ПЭВМ IBM для портов ввода/вывода имеется своё адресное пространство, то есть память раздельная. Каждому ПФУ отведён определённый диапазон адресов в общем диапазоне 000-3FFh = 0011 1111 1111, то есть используется 10 младших разрядов ША. 210 = 1К – это память портов ввода/вывода.

  1. Страничная организация памяти. Структура страниц.

Основное применение страничного преобразования адреса - организация виртуальной памяти. Виртуальная память позволяет использовать программам, больший объем памяти, чем установленный на компьютере физический объем памяти.

Управление страничным разбиением памяти обычно возлагается на специальную микросхему MMU (Memory Managment Unit - устройство управления памятью). В микропроцессоре i80486 и выше это устройство встроено в процессор.

Как и сегментация, страничная организация памяти связана с преобразованием виртуального адреса (в данном случае линейного) в физический. В страничном преобразовании базовым объектом памяти является блок фиксированного размера, называемый страницей (page). Размер страницы - 4 Кбайт.

Структура страниц.

При разрешенном страничном преобразовании физическая память компьютера разбивается на страницы. Иногда страницы называют страничными кадрами - page frame, - размером Х Кбайт. Поскольку часть страниц находится вне физической памяти, предусмотрен механизм замены страниц по требованию. Это позволяет программам использовать для своих нужд все линейное адресное пространство, не заботясь о том, занята ли физическая память другими процессами.

Границы сегментов и страниц могут не совпадать. Однако желательно, для повышения производительности системы, выравнивать границы сегментов на границы страничного кадра.

В отличие от сегмента, для страниц есть только два уровня привилегий: пользовательский (User) и супервизора (Supervisor). Пользовательский уровень привилегий соответствует уровню 3 для сегмента, а уровень супервизора - уровням привилегий сегмента 0, 1 и 2.

Формирование адреса при страничном преобразовании.

Рисунок – Страничная организация памяти

В процессе страничного преобразования старшие 20 бит 32-х битного линейного адреса заменяются новым значением - номером физической страницы. Младшие же 12 бит линейного адреса определяют положение байта внутри страницы и остаются неизменными.

Для уменьшения размера таблицы страниц в микропроцессорах x86 предусмотрена двухуровневая схема преобразования адреса. Основой страничного преобразования служит регистр управления CR3, содержащий 20-ти битный физический базовый адрес каталога страниц текущей задачи. Предполагается, что каталог выровнен по границе страничного кадра, постоянно находится в памяти и не участвует в свопинге.

Корневая страница, называемая каталогом страниц, содержит 1024 32-х битных дескриптора, называемых элементами каталога страниц PDE (Page Directory Entry). Каждый из них адресует подчиненную таблицу страниц. Каждая из этих таблиц содержит 1024 32-х битных дескриптора, называемая элементами таблицы страниц. PTE (Page Table Entry). Каждый PTE содержит адрес страничного кадра в физической памяти.

Собственно преобразование линейных адресов в физические состоит из следующих действий:

- Старшие 10 бит 31 - 22 линейного адреса, дополненные двумя младшими нулями, служат индексом PDE.

- Средние 10 бит 21 - 12 линейного адреса, дополненные двумя младшими нулями, индексируют таблицу страниц PTE. Элемент PTE содержит 20-битный базовый адрес страничного кадра в физической памяти.

Этот базовый адрес из элемента PTE объединяется с младшими 12-ю битами линейного адреса, образуя 32-х битный физический адрес.

В элементе таблицы страниц существует бит неприсутствующей страницы. Он означает, что указанной странице нет в памяти и ее необходимо загрузить с внешнего устройства. Также существуют биты, указывающие, происходит ли обращение к страницам. Эти страницы невозможно выгрузить из памяти.