
- •6.050901 «Радіотехніка»
- •6.170102 «Системи технічного захисту інформації»
- •Изучение основных характеристик логических элементов основных типов
- •1. Методические указания к лабораторной работе
- •1.1. Исследование статических характеристик логических элементов
- •1.2. Исследование динамических характеристик логических элементов
- •2. Содержание отчета
- •3. Приложение
- •3.1. Описание учебно-лабораторного стенда “logic”
- •3.2. Описание микросхем, входящих в состав стенда и используемых для снятия переходной характеристики
- •3.3. Описание микросхем, используемых для снятия динамических характеристик
- •Двухвходового элемента и-не
- •Исследование базовых логических элементов и их комбинаций
- •1. Методические указания к лабораторной работе
- •1.1. Исследование базовых логических элементов
- •2. Содержание отчета
- •Синтез комбинационных схем с одним выходом
- •1. Методические указания к лабораторной работе
- •1.1. Исследование базовых логических элементов
- •2. Содержание отчета
- •3. Приложение.
- •3.1. Варианты заданий для выполнения лабораторной работы
- •Исследование триггеров
- •1. Методические указания к лабораторной работе
- •1.1. Исследование r-s триггеров
- •1.1.1. Исследование асинхронного r-s триггера
- •1.1.2. Исследование синхронного r-s триггера
- •1.1.3. Исследование r-s триггеров r, s и e типов
- •1.2. Исследование d-триггеров
- •1.2.1. Исследование d – триггера со статическим управлением
- •1.2.2. Исследование d – триггера с динамическим управлением
- •1.3. Исследование т-триггера
- •1.4. Исследование универсального j-k триггера
- •2. Содержание отчета
- •3. Приложение
- •Исследование двоичных счетчиков
- •1. Методические указания к лабораторной работе
- •1.1. Счетчики
- •1.2. Синтез синхронных счетчиков
- •1.2.1. Синтез цепей возбуждения
- •Матрица переходов j-k триггера
- •1.2.2. Синтез цепи переноса в следующие разряды
- •1.3. Динамические параметры счетчиков
- •2.Порядок выполнения работы
- •3. Отчет по работе.
- •Исследование регистров
- •1. Методические указания к лабораторной работе
- •1.1. Регистры
- •1.1.1. Регистры сдвига
- •1.1.2. Регистр сдвига на один разряд
- •1.1.3. Регистр сдвига на k разрядов
- •1.1.4. Реверсивные регистры сдвига
- •1.1.5. Параллельный ввод информации в регистрах сдвига
- •1.1.6. Регистры с обратными связями
- •1. 2. Проектирование многофункциональных регистров
- •1.3. Проектирование комбинационной схемы
- •1.4. Динамические параметры регистров
- •2. Порядок выполнения работы
- •3. Отчет по работе.
- •Состязания сигналов в цифровых схемах
- •1. Краткие теоретические сведения
- •2. Состязания в комбинационных схемах
- •2.1. Статические и динамические состязания сигналов
- •2.2. Синтез схем, свободных от статических состязаний
- •Статического состязания сигналов
- •2.3. Функциональные и логические состязания сигналов
- •На выходе схемы может появиться ложный импульс.
- •2.4. Синтез схем, свободных от логических состязании
- •2.5. Анализ комбинационных схем с целью выявления состязаний
- •3. Состязания сигналов в последовательностных схемах
- •4. Условия надежного функционирования асинхронной схемы
- •4.1. Критические состязания
- •4.2. Существенные состязания
- •5. Порядок выполнения работы
- •6. Отчет по работе должен содержать:
- •Изучение стенда, команд микроконтроллеров семейства mcs-51
- •1. Цель работы
- •2. Приборы и оборудование
- •3. Краткие теоретические сведения
- •3.1.Организация памяти и функционирование микроконтроллера
- •3.2. Запись исходного текста программы на языке программирования asm-51
- •3.3. Встроенные имена
- •3.4. Определяемые имена
- •3.5 Числа
- •3.6. Группа команд пересылки данных
- •3.7. Группа логических команд
- •3.8. Группа арифметических команд
- •3.9. Группа команд управления
- •3.10. Директивы ассемблера asm-51
- •4. Пример выполнения работы
- •5. Задание на выполнение работы.
- •6. Отчет по работе.
- •Изучение программирования встроенных таймеров микроконтроллера mcs-51
- •1. Краткие теоретические сведения
- •1.1. Режим 0
- •1.2. Режим 1
- •1.3. Режим 2
- •1.4. Режим 3
- •1.5. Управление таймерами-счётчиками.
- •1.7. Использование таймера в качестве частотомера.
- •2. Пример выполнения работы
- •1. Краткие теоретические сведения
- •1.1. Регистр приоритетов прерываний
- •1.2. Регистр разрешения прерываний
- •1.3. Начальные адреса прерываний
- •2. Задание на выполнение работы.
- •3. Отчет по работе.
- •Изучение способов программирования преобразования в двоично-десяичный код и программирования прерываний таймеров микроконтроллера mcs-51
- •1. Краткие теоретические сведения
- •Структура регистра ie
- •Адреса векторов прерывания
- •Регистр приоритетов прерываний
- •2. Пример выполнения работы
- •3. Задание на выполнение работы.
- •4. Отчет по работе.
- •Изучение способов построения аналого-цифровых преобразователей с использованием микроконтроллера mcs-51
- •1. Краткие теоретические сведения
- •2. Пример выполнения работы
- •3. Задание на выполнение работы.
- •4. Отчет по работе.
1.1.2. Исследование синхронного r-s триггера
Небольшая доработка схемы на рис. 4.1. позволяет получить синхронный R-S триггер со статическим управлением (рис.4.2):
Рис.4.2. Схема синхронного R-S триггера со статическим управлением
При наличии на
входе С
(рис. 4.2) сигнала лог. «0» триггер сохраняет
свое прежнее состояние независимо от
состояния входов R
и S.
При наличии сигнала лог. «1» на входе С,
триггер устанавливается в единичное
состояние (уровень лог. «1» на выходе
Q),
если при этом присутствует лог. «1» на
входе S
и лог. «0» на входе R.
При наличии сигнала лог. «1» на входе С,
триггер устанавливается в нулевое
состояние (уровень лог. «1» на выходе
),
если при этом присутствует лог. «1» на
входе R
и лог. «0» на входе S.
Вход С
называется входом синхронизации или
синхронизирующим входом. Состояние,
когда одновременно на все входы триггера
подаются лог. «1» является запрещенным.
1) Начертите схему синхронного R-S триггера.
2) На основании имеющейся схемы составьте таблицу истинности синхронного R-S триггера со статическим управлением.
3) С помощью джамперов, входящих в комплект стенда, используя наборное поле, соедините устройство в соответствии со схемой рис. 2.2. При этом входы триггера подключите к кнопочным переключателям без фиксации.
Нажимая и отпуская поочередно кнопки R и S (кнопка, подключенная ко входу С должна нажиматься при нажатых кнопках R или S ), составьте таблицу истинности.
Сравните ее с предварительно составленной таблицей .
1.1.3. Исследование r-s триггеров r, s и e типов
Разновидностями R-S триггеров со статическим управлением являются триггеры R, S и E типов, схемы которых приведены на рис. 4.3 а, б и в соответственно. Преимущества этих триггеров перед простым синхронным R-S триггером заключаются в отсутствии запрещенных комбинаций на входах. Причем R – триггер при появлении на всех входах лог. «1» установится в лог. «0», S – триггер в лог. «1», а Е – триггер может устанавливаться в произвольное состояние (в зависимости от индивидуальных особенностей входящих в его состав лог. элементов).
1) Начертите схему R-S триггеров R, S и E типов.
2) С помощью джамперов, входящих в комплект стенда, используя наборное поле, соберите R-S триггер E типа. При этом входы триггера подключите к кнопочным переключателям без фиксации.
Нажимая и отпуская кнопки R и S (кнопка, подключенная ко входу С должна нажиматься при нажатых кнопках R или S ), составьте таблицу истинности.
Рис. 4.3. Разновидности R-S триггеров
1.2. Исследование d-триггеров
1.2.1. Исследование d – триггера со статическим управлением
Доработка схемы рис. 4.2, как показано на рис. 4.4, позволяет получить синхронный триггер со статическим управлением с одним информационным входом, носящий название D - триггера (от слова delay) или триггера защелки (Data latch) .
Рис. 4.4. Синхронный D – триггер со статическим управлением
Таблица истинности для D – триггера представлена в табл. 4.2.
Таблица 4.2
С |
D |
|
|
|
Название режима |
0 |
X |
Q |
Q |
|
Хранение |
1 |
0 |
Х |
0 |
1 |
Сброс |
1 |
1 |
Х |
1 |
0 |
Установка в «1» |
Как следует из таблицы и схемы, изменение состояния на входе D во время, когда на входе С установлена лог. «1» приведет к изменению состояния выхода. Таким образом, на выходе триггера запоминается состояние входа D в последний момент времени при изменении состояния входа С от лог. «1» к лог. «0». Это свойство D – триггера со статическим управлением ограничивает его функциональное применение.
1) Начертите схему D – триггера со статическим управлением.
2) На основании имеющейся таблицы истинности составьте карту Карно D – триггера со статическим управлением.