Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:

Эл и схем / ЭиСХч.2. Лаб.раб. - PDF / ЭиСХ.ч.2.паспорта лаб раб

.pdf
Скачиваний:
48
Добавлен:
10.06.2015
Размер:
978.86 Кб
Скачать

31

1.2. Выполнение пункта 6.8 лабораторной работы №5 (временные диаграммы, отображающие работу синхронного RS-триггера):

1.3. Выполнение п.6.9. лабораторной работы №5 (таблица истинности синхронного RS-триггера – экспериментальные данные):

 

 

 

 

 

 

 

 

 

Таблица 2

 

 

Режим ра-

 

входы

 

 

 

выходы

 

 

боты

CLK

S

 

R

Q

 

Влияние на вход Q

 

 

 

 

 

 

 

 

 

 

 

 

Хранение

 

 

0

 

0

Без

изм

Без изменений

 

 

Установка 0

 

 

0

 

1

0

1

Сброс или установка 0

 

 

 

 

 

Установка 1

 

 

1

 

0

1

0

установка Q в 1

 

 

Запрещено

 

 

1

 

1

1

1

Запрещ.-не используется

 

 

 

 

 

 

 

 

 

 

 

 

1.4. Выполнение пункта 6.10 лабораторной работы №5 (условные графические обозначения синхронного RS-триггера):

32

1.5. Выполнение пункта 6.11 лабораторной работы №5 (построение RSтриггера на элементах «И-НЕ»):

1.6. Выполнение пункта 6.12 лабораторной работы №5 (дать описание работы синхронного RS-триггера).

В соответствие с таблицей истинности и диаграммами:

а) когда S = R = 0 - синхронизирующие импульсы не оказывают никакого воздействия на входы Q и - это режим хранения;

б) во время предустановки входа S = 1 состояние выходов Q и не изменяется, пока не придёт тактовый импульс 2 – в этот момент изменяется значение выходов Q и . Для тактового импульса 3 сохраняется режим предустановки, а для 4-го импульса - режим хранения.

в) при подаче импульса на вход R (предустановка R) также ничего не изменяется, пока не придёт тактовый импульс 5 - происходит переключение

выходов Q и

(Q = 0,

). Для импульса 6 – продолжается режим пре-

дустановки,

а для 7-го импульса -

режим хранения.

Т.е., состояние триггера (выход Q

и ) изменятся только в момент при-

ходов синхронизирующих (тактовых) импульсов по входу CLK.

Особо важное состояние для триггера – это состояние хранения – наличие памяти – даже при изменении входных сигналов.

33

Кафедра радиоприемных устройств

УТВЕРЖДАЮ

зав.кафедрой РПУ д.т.н. профессор________ Тяжев А.И.

“__”___________2008г.

ПАСПОРТ лабораторной работы №6

Принципы построения и функционирования триггеров (D-триггер с задержкой)” по учебной дисциплине “Электроника и схемотехника” по специальности 090106 “Информационная безопасность телекоммуникационных систем” для студентов дневного и вечернего факультетов

Часть 2 “Электроника и схемотехника цифровых устройств ”

Разработал:

к.т.н., доцент Галочкин В.А. Обсуждено на заседании кафедры

“__”__________2008г.

протокол №____

Самара

2008г.

34

1. Выполнение раздела 6 лабораторной работы №6 (ИССЛЕДОВАНИЕ ПРИНЦИПОВ ПОСТРОЕНИЯ И РАБОТЫ D-ТРИГГЕРА с задержкой):

1.1. Выполнение пунктов 6.2…6.4 лабораторной работы №6 (экспериментальные данные):

Таблица 1

№ про-

 

входы

выходы

цедуры

CLK

D

Q

 

 

 

 

 

 

 

6.2

0

 

0

0

1

6.3

 

 

 

1

1

0

 

 

 

 

 

 

 

 

 

 

6.4

 

 

 

0

0

1

 

 

 

 

 

 

 

 

 

 

1.2. Выполнение пункта 6.6 лабораторной работы №6 (условные графические обозначения D-триггера (с задержкой):

35

1.3. Выполнение пункта 6.7 лабораторной работы №6 (построение D-триггера на элементах RS-триггера и логического элемента «НЕ»):

1.4. Выполнение пункта 6.8 лабораторной работы №6 (таблица истинности для D-триггера (с задержкой)):

 

Таблица 2

Вход

 

выход

Dn

 

Qn+1

0

 

0

1

 

1

1.5. Выполнение пункта 6.9 лабораторной работы №6 (дать пояснение работе D-триггера с задержкой):

D-триггер называется триггером с задержкой. Слово “задержка” здесь характеризует то, что информация со входа D (0,1) задерживается в триггере ровно на один такт, прежде чем появляется на выходе Q. Данная ситуация отображена в таблице истинности: сигнал на выходе Q в такте n+1 повторяется сигнал, который был на входе D в предыдущем такте n.

36

Кафедра радиоприемных устройств

УТВЕРЖДАЮ

зав.кафедрой РПУ д.т.н. профессор________ Тяжев А.И.

“__”___________2008г.

ПАСПОРТ лабораторной работы №7

Принципы построения и функционирования триггеров (D-триггер с дополнительными входами) по учебной дисциплине “Электроника и схемотехника” по специальности 090106 “Информационная безопасность телекоммуникационных систем” для студентов дневного и заочного факультетов

Часть 2 “Электроника и схемотехника цифровых устройств

Разработал:

к.т.н., доцент Галочкин В.А. Обсуждено на заседании кафедры

“__”__________2008г.

протокол № ____

Самара

2008г.

37

1. Выполнение раздела 6 лабораторной работы №7 (ИССЛЕДОВАНИЕ ПРИНЦИПОВ ПОСТРОЕНИЯ И РАБОТЫ D-ТРИГГЕРА с дополнительными входами):

1.1. Выполнение пунктов 6.2…6.4 (асинхронный режим), пунктов 6.5 …6.6 (синхронный режим) и пункта 6.7:

 

 

 

 

 

 

 

Таблица 1

 

 

входы

 

 

выходы

процеду-

Режим

асинхронн.

 

синхронн.

 

 

ры

работы

PS

CLR

 

CLK

D

Q

 

 

 

 

 

 

 

 

 

 

6.2

асинхронный

0

1

 

х

х

1

0

 

установка 1

 

 

 

 

 

 

 

6.3

асинхронный

1

0

 

х

х

0

1

 

установка 0

 

 

 

 

 

 

 

6.4

запрещенное

0

0

 

х

х

1

1

 

состояние

 

 

 

 

 

 

 

38

6.5

установка 1

1

1

 

1

1

0

 

 

 

 

 

 

 

 

39

6.6

установка 0

1

1

 

0

0

1

 

 

 

 

 

 

 

 

40

1.2.Выполнение пункта 6.8 лабораторной работы №7 (условные графические обозначения D-триггера (с дополнительными входами)):

1.3. Выполнение пункта 6.9 лабораторной работы №7 (дать объяснение принципу работы D-триггера (с дополнительными входами)):

а) логический 0 на входе PS инициирует логическую 1 на выходе Q; б) логический 0 на входе CLR инициирует очистку выхода Q – уста-

новку логического 0 на выходе Q;

в) логически 0 на входах CLR и PS – активное состояние входов CLR и PS блокирует действие входов D и CLK, т.е. эти входы не изменяют состояние D-триггера – асинхронный режим;

г) состояние по п.6.4. (логический ноль на входах CLR и PS) – запрещённое состояние;

д) если оба асинхронных входа находятся в неактивном состоянии CLR = 1 и PS = 1, то D-триггер работает по командам с D и CLK входов как синхронный D-триггер;

е) в синхронном режиме D-триггер по входу D срабатывает при положительном импульсе на входе CLK – по фронту.