Раздел 3
Рисунок 4.1.
Принципиальная схема инвертора,
выполненного на комплементарных МОП
транзисторах (КМОП инвертор)
Рисунок 4.2.
Зависимоть тока потребления КМОП
микросхемы от частоты
Рисунок 4.3.
Принципиальная схема логического
элемента "2И-НЕ",
выполненного на комплементарных МОП
транзисторах (КМОП)
Рисунок 4.4.
Условно-графическое изображение
логического элемента "2И-НЕ"
Таблица 4.1. Таблица истинности МОП микросхемы, выполняющей логическую функцию "2И-НЕ"
|
x1 |
x2 |
F |
|
0 |
0 |
1 |
|
0 |
1 |
1 |
|
1 |
0 |
1 |
|
1 |
1 |
0 |
Рисунок 4.5.
Принципиальная схема логического
элемента "2ИЛИ-НЕ", выполненного
на комплементарных МОП транзисторах
Рисунок 4.6. Условно-графическое
изображение элемента
"2ИЛИ-НЕ"
Таблица 4.2. Таблица истинности МОП микросхемы, выполняющей логическую функцию "2ИЛИ-НЕ"
|
x1 |
x2 |
F |
|
0 |
0 |
1 |
|
0 |
1 |
0 |
|
1 |
0 |
0 |
|
1 |
1 |
0 |
Рисунок 4.7.
Полная принципиальная схема КМОП
инвертора
Рисунок 4.8.
Уровни логических сигналов на выходе
цифровых КМОП микросхем
Рисунок 4.9.
Уровни логических сигналов на входе
цифровых КМОП микросхем
Рисунок 5.1.
Эквивалентная схема протекания выходного
тока ТТЛ микросхемы
Рисунок 5.2.
Логические уровни микросхем с пяти- и
трех вольтовым питанием
Рисунок 5.3.
Выходные логические уровни 3- вольтовых
и входные уровни 2,5- вольтовых микросхем
Рисунок 5.4.
Выходные логические уровни 2,5- вольтовых
и входные уровни 3- вольтовых микросхем
Рисунок 6.1.
Пример сигнала на входе цифровой
микросхемы
Рисунок 6.2.
Схема триггера Шмитта
Рисунок 6.3.
Преобразование синусоидального сигнала
в логический при помощи триггера Шмитта
Рисунок 6.4.
Преобразование синусоидального сигнала
в логический при помощи компаратора.
Рисунок 6.5.
Условно-графическое обозначение триггера
Шмитта
Таблица 1.6. Таблица соответствия шестнадцатеричных цифр десятичным значениям
|
Шестнадцатеричная цифра |
Десятичный эквивалент |
|
0 |
0 |
|
1 |
1 |
|
2 |
2 |
|
3 |
3 |
|
4 |
4 |
|
5 |
5 |
|
6 |
6 |
|
7 |
7 |
|
8 |
8 |
|
9 |
9 |
|
A |
10 |
|
B |
11 |
|
C |
12 |
|
D |
13 |
|
E |
14 |
|
F |
15 |
Таблица 2.1. Таблица соответствия восьмеричных цифр и двоичного кода
|
Двоичный код |
Восьмеричная цифра |
Десятичный эквивалент |
|
000 |
0 |
0 |
|
001 |
1 |
1 |
|
010 |
2 |
2 |
|
011 |
3 |
3 |
|
100 |
4 |
4 |
|
101 |
5 |
5 |
|
110 |
6 |
6 |
|
111 |
7 |
7 |
Таблица 2.2 Таблица соответствия шестнадцатеричных цифр и двоичного кода
|
Двоичный код |
Восьмеричная цифра |
Десятичный эквивалент |
|
0000 |
0 |
0 |
|
0001 |
1 |
1 |
|
0010 |
2 |
2 |
|
0011 |
3 |
3 |
|
0100 |
4 |
4 |
|
0101 |
5 |
5 |
|
0110 |
6 |
6 |
|
0111 |
7 |
7 |
|
1000 |
8 |
8 |
|
1001 |
9 |
9 |
|
1010 |
a |
A |
|
1011 |
b |
B |
|
1100 |
c |
C |
|
1101 |
d |
D |
|
1110 |
e |
E |
|
1111 |
f |
F |

Рисунок 2.1. Пример преобразования двоичного числа в восьмеричную и шестнадцатеричную форму.
Рисунок 3.1.
Пример операции последовательного
умножения для перевода дробного числа
в двоичную систему счисления
