- •§3. Операционные элементы
- •1.Комбинационные ОЭ (без памяти)
- •Пример: десятично-двоичный coder
- •Простейшая схема на элементах ИЛИ
- •• дешифратор
- •Пример: 2-х разрядный decoder
- •б) Коммутаторы
- •• демультиплексор
- •в) Арифметические устройства
- •• сумматор
- •Одноразрядный сумматор с переносом
- •2. Триггеры
- •Устойчивость вызвана наличием обратных связей – выход одного замыкается на
- •R – reset
- •в) Триггер переключается только при определённых комбинациях входных сигналов.
- •* – оба выходных сигнала
- •У RS-триггера есть четыре режима работы:
- •RS-триггер является базовым элементом ЛУ
- •г) Триггеры без запрещённых комбинаций
- •д) Синхронизация
- •Синхронизация
- •3. Последовательностные ОЭ
- •• параллельный RG – триггеры не зависят друг от друга
- •Используются в кэшах
- •• последовательный RG – выход каждого триггера идёт на вход следующего
- •Фронт делают узким настолько, чтобы сигнал
- •Каждый синхроимпульс сдвигает код числа на один разряд
- •Для записи N-разрядного числа нужно N тактов.
- •А для чтения достаточно одного такта!
- •• универсальный RG – может записывать и выдавать
- •Вывод:
- •б) Счётчик – запоминает кол-во Nf пришедших
- •§4. Микросхемы памяти
- •Сравнение:
- •Для ППЗУ также указывают
- •2) Физика элементов памяти (ЭП)
- •Электрические элементы
- •Магниторезистивные элементы и чипы
- •Фазопеременные элементы и чипы
- •Оптические элементы:
- •64 слова по
- •Память ЭВМ приблизилась по
- •3) Организация МП
- •Страница – область памяти фиксированного размера (н-р, 4 Кбайт, 2, 4 Мбайт)
- •б) Физическая
- •• Адрес ЭП вычисляется контроллером памяти и
- •• адреса строк и столбцов подаются на дешифраторы
- •• режимы работы ЭП
- •Банк – чип (группа чипов), использующий всю ширину шины данных
• сумматор |
|
|
|
|
|
PL |
SM |
S |
|
||
|
|
||||
|
|
||||
|
|
||||
|
|
A |
|
P |
|
|
|
|
|
||
|
|
B |
|
|
|
|
|
|
|
Складывает несколько чисел.
Двоичный сумматор используется также для
операций вычитания, умножения и деления.
Одноразрядный сумматор с переносом
A |
|
|
|
|
|
|
|
|
M2 |
|
|
|
|
|
|
||
|
|
|
|
|
|
|
||
|
|
|
M2 |
|
|
|
||
B |
|
|
|
|
|
|
S |
|
|
|
|
|
|
|
|||
|
|
|
|
|
|
|
||
|
|
|
|
|
|
|
PL
&
|
|
|
|
|
|
|
|
|
|
|
|
|
|
1 |
|
|
|
||
|
|
|
|||||||
|
|
|
|
|
|
|
|
|
|
|
|
& |
|
|
|
|
|
|
P |
|
|
|
|
|
|
|
|
||
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
&
2. Триггеры
а) Триггер – это ОЭ, имеющий два устойчивых выходных состояния.
Trigger – спусковой крючок, защёлка.
Устойчивость вызвана наличием обратных связей – выход одного замыкается на
вход другого.
R 1 Q
Пример: RS-триггер
S 1 Q
R – reset
S – set
Q– прямой выход
Q– инверсный выход
Состояние RS-триггера – уровень сигнала на Q
в) Триггер переключается только при определённых комбинациях входных сигналов.
Пример: RS-триггер
R |
S |
Q |
0 |
0 |
Q0 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
1 |
* |
Q0 – текущее состояние
* – оба выходных сигнала
нулевые: Q Q 0
После R=S=1 RS-триггер переходит в случайное состояние
комбинация R=S=1
запрещённая
У RS-триггера есть четыре режима работы:
•хранение информации
•запись нуля
•запись единицы
•запрещённый
RS-триггер является базовым элементом ЛУ
с памятью
г) Триггеры без запрещённых комбинаций
J |
K |
Q |
0 |
0 |
Q0 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
1 |
Q0 |
|
|
|
T |
|
Q |
||
D |
Q |
||||||
|
|
|
|
|
|||
|
0 |
Q0 |
|||||
|
|
|
|||||
0 |
0 |
|
|
|
|
|
|
|
1 |
Q0 |
|||||
1 |
1 |
|
|||||
|
|
|
|
|
|||
|
|
|
|
|
|
|
JK-триггер |
D- |
T-триггер |
|
триггер |
(делитель ) |
|
(delay) |
|