Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
9HpwZsxbHz.doc
Скачиваний:
2
Добавлен:
30.04.2022
Размер:
1.68 Mб
Скачать

Приложение 3 Образец отчета по работе № 8

{ Титульный лист в соответствии с [5] }

{ Цель работы, индивидуальное задание кода адреса и данных }

{ Доработанная таблица сигналов с указанием назначения сигналов }

Таблица принадлежности микросхем к узлам структурной схемы

Узел

Микросхемы

Расположение на принцип. схеме

ДНШФ (данных)

D13, D14

2B1, 2B2

ШФ (адреса)

D1, D2

1C1, 1C2

(место микросхемы на принципиальной схеме определяется по верхнему левому углу УГО).

{ Копия сборочного чертежа и таблица расположения микросхем на плате }

Таблица расположения микросхем на плате

Позиционное обозначение на схеме

Маркировка

Расположение на плате

Функциональное назначение

D1

555ИП14

1С1

Шинный формирователь

D2

Анализ индивидуального задания адреса

Адрес шестнадцатиричный

3

6

0

Разряды кода

X

X

9

8

7

6

5

4

3

2

1

0

Двоичный эквивалент

X

X

1

1

0

1

1

0

0

0

0

0

Состояние SA1

*

*

*

*

*

*

*

*

*

*

Выбраны для изучения (см. задание, п.6, а,б)

а

б

б

б

{* – вписать в клетки: з – замкнут, р – разомкнут }

Данный код адреса соответствует управлению регистром псевдоадреса (при записи также магистралью U-bus).

Преобразование индивидуального задания данных

Данные в двоич. коде

1

1

0

0

1

1

0

0

1

1

0

0

1

1

0

0

Разряды кода

15

14

13

12

11

10

9

8

7

6

5

4

3

2

1

0

Данные 16-р.

С

С

С

С

Для изучения (см. задание, п. 6,д)

План исследования УПО и полученные результаты

а) прохождение старших разрядов адреса, их опознавание и фиксация результата (ожидаемое и фактическое состояние активного сигнала на входах/выходах микросхем – здесь и далее в качестве фактического значения можно давать ссылки на осциллограммы, приводимые ниже)

Сигнал

Микросхема

Место на плате

Состо­яние

Фактич.

ВА3

D1:17

+E3

0

0

D6:2

+C4

0

0

D12:1

+B5

1

1

Devsel

D4:2

+F7

0

0

D5:5,4

+E5

0

0

б) дешифрация младших разрядов, ожидаемое и фактическое состояние активного сигнала на выходе (см. заданный код адреса)

Сигнал

Микросхема

Место на плате

Состо­яние

Фактич.

BA2

А2

D5:3

+Е5

0

0

ВА1

D2:18

+Е3

0

0

D5:2

+Е5

0

0

ВА0

+Е3

0

0

+Е5

0

0

SEL0

D5:15

+F6, D6

0

Осц.1

в) формирование сигнала задержки готовности к обмену

Сигнал

Микросхема

Место на плате

Состо­яние

Фактич.

D8:3,6

+D6

0

0

D3:3,13

+E6

1

1

D16:5, 6

+E7

1

1

D9:1

+C4

0

0

D3:9

+E6

0

0

D11:1,2,9

+B4

1

1

D10:2

+D7

1

1

D32:13

+B3

0

0

D9:2

+C4

1

1

г) формирование адресованной команды в соответствии с заданным адресом и командой LWR / LRD

Сигнал

Микросхема

Место на плате

Состо­яние

Фактич.

SEL0

D15:2

+F6

0

0

D17: 11

+E1

0

0

D18: 11

+E4

0

0

SEL0

D8:8

+D6

0

0

D16:8,9

+E7

1

1

D17: 1

+E1

0

0

D18: 1

+E4

0

0

д) передача данных на выход выбранного узла (цикл ВЫВОД) для двух разрядов младшего байта и двух разрядов старшего с различными значениями битов

Сигнал

Микросхема

Место на плате

Состо­яние

Фактич.

BD0

D13:1

+E1

0

0

BD9

D14:2

+E4

0

0

BD6

D13:7

+E1

1

1

BD15

D14:8

+E4

1

1

LD0

D13:19

+E1

0

0

LD9

D14:18

+E4

0

0

LD6

D13:13

+E1

1

1

LD15

D14:12

+E4

1

1

LD0

D17:3

+D1

0

0

LD9

D18:4

+D4

0

0

LD6

D17:17

+D1

1

1

LD15

D18:18

+D4

1

1

LD0

D17:2

+D1

0

0

LD9

D18:5

+D4

0

0

LD6

D17:16

+D1

1

1

LD15

D18:19

+D4

1

1

{ Далее – осциллограммы по пунктам 8, 9 задания}

{ Выводы по работе }

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]