- •Задача №1.Устройство дешифрации кодов
- •Задача № 2. Устройство параллельного ввода слов в регистры
- •Решение
- •Задача №3. Автогенератор прямоугольных импульсов (пи) – делитель частоты – формирователь пусковых импульсов – ждущий генератор пи
- •Расчет делителя частоты
- •Описание применяемой микросхемы
- •Расчет формирователя коротких пусковых импульсов
- •Расчет ждущего генератора пи
- •Полная принципиальная схема
- •Список используемой литературы:
СОДЕРЖАНИЕ стр.
Введение……………………………………………………………………………. |
3 |
Задача № 1. Устройство дешифрации кодов…………………………………….. |
4 |
Задача № 2. Устройство параллельного ввода слов в регистры……………….. |
9 |
Задача № 3. Автогенератор прямоугольных импульсов – делитель частоты – формирователь пусковых импульсов – ждущий генератор прямоугольных импульсов…………………………………………………………………………... |
14 |
Литература………………………………………………………………………….. |
25 |
Это не эталон. Есть ошибки.
Примерно так должна выглядеть Ваша Контрольная Работа!
ВВЕДЕНИЕ
Целью курсовой работы является освоение методик синтеза конечных автоматов, выполняющих набор заданных функций, на основе стандартных ИМС средней степени интеграции. В процессе выполнения курсовой работы происходит изучение и освоение методов разработки и оформления принципиальных электрических либо структурно-логических схем устройств, а также освоение методик расчета элементов электрических схем импульсного типа, построенных на интегральных логических элементах, оформления расчетов и перечня элементов с использованием ряда номиналов Е24.
Задача №1.Устройство дешифрации кодов
Содержание задания
Таблица 1.
Вариант |
9 |
Число входов устройства |
4 |
Число выходов устройства |
14 |
Марка ИМС дешифратора |
К531ИД14 |
Дана принципиальная электрическая схема устройства дешифрации
и перечень ИМС.
Таблица дешифрации: входной – соответствующий ему выход.
Расчет энергопотребления всего устройства и времени задержки по одному каналу.
Рис. 1.1. Дешифратор К531ИД14
Микросхема К531ИД14 (Рис. 1.1.) – двойной,
высокоскоростной дешифратор. Каждый
из дешифраторов микросхемы имеет два
адресных входа А0 – А1 и вход разрешения
.
Выходы
взаимно исключающие, их активные выходные
уровни – низкие. Активный уровень для
входа
– низкий. Этот вход может принимать
данные, если дешифратор используется
как демультиплексор из четырех линий
в одну. Состав: 8 – (3И-НЕ), 6 – (НЕ). Каждую
половину микросхемы К531ИД14 можно
использовать как функциональный
генератор. Потребляемый микросхемой
ток 90 мА. Логическая схема приведена на
рис. 1.2.
Рис. 1.2. Логическая схема одного дишифратора
Уравнения каналов для дешифраторов DC1и DC2:
Уравнения каналов дешифрации:
Рис. 1.3. Принципиальная электрическая схема дешифратора
Таблица 2.
Таблица истинности:
X4 |
X3 |
X2 |
X1 |
X0 |
Y0 |
Y1 |
Y2 |
Y3 |
Y4 |
Y5 |
… |
Y13 |
1 |
1 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
|
1 |
1 |
1 |
1 |
1 |
0 |
1 |
0 |
1 |
1 |
1 |
1 |
|
1 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
|
1 |
1 |
1 |
1 |
0 |
0 |
1 |
1 |
1 |
0 |
1 |
1 |
|
|
1 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
0 |
1 |
|
|
1 |
1 |
0 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
0 |
|
|
1 |
1 |
0 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
|
|
1 |
1 |
0 |
0 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
|
|
1 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
|
|
1 |
0 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
|
|
1 |
0 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
|
|
1 |
0 |
1 |
0 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
|
|
1 |
0 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
|
|
1 |
0 |
0 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
|
0 |
Перечень ИМС, составляющих схему.
Таблица 3.
Позиция обозначения |
Наименование |
Количество |
Примечание |
DD1-DD5 |
ИМС К531ИД14 |
5 |
|
Расчет энергопотребления устройства дешифрации
1. По структурно-логической схеме дешифратора К531ИД14, определяется число логических элементов, обозначенных N = 9. Затем по приложению П1 определяем среднюю потребляемую мощность одни элементом Рпотр = 20 мВт. Энергопотребление одного дешифратора равно:
2. По электрической принципиальной схеме устройства дешифрации определяем общее число стандартных дешифраторов, входящих в его состав, и равно оно М = 5. Следовательно общее энергопотребление всего устройства дешифрации равно:
.
Расчет времени задержки передачи сигнала по одному каналу (выходу) определяется:
1. По структурно логической схеме стандартного дешифратора определяются элементы, которые участвуют в распознавании слова, в схеме дешифратора К531ИД14 участвуют элементы: два последовательных инверторов НЕ (одновременно) и один элемент 2И-НЕ, и т.к. используются две ступени дешифратора следовательно К = 3 и задержка передачи сигнала стандартным дешифратором равна:
2. Так как устройство дешифрации двухступенчатое, то общее время задержки передачи сигнала по одному каналу равно:
