- •Представление числовой информации в эвт. Двоичная арифметика.
- •Кодирование вещественных чисел
- •3) Системы счисления: десятичная, двоичная, шестнадцатеричная. Преобразование чисел из одной системы в другую. Двоичная система счисления
- •Восьмеричная система счисления
- •Шестнадцатеричная система счисления
- •Двоично-восьмеричные и двоично-шестнадцатеричные преобразования
- •4) Логические элементы и, или, не (описание, таблицы истинности, условные графические обозначения).
- •6) Комбинационные устройства эвм. Определение, виды, классификация
- •1. Триггеры
- •4. Селекторные комбинационные устройства:
- •5. Преобразователь кодов (dc):
- •7) Шифраторы и дешифраторы. Определение, назначение, обозначение.
- •8)Мультиплексоры и демультиплексоры. Определение, назначение, обозначение.
- •9)Сумматоры. Определение, назначение, обозначение.
- •10) Последовательностные устройства. Определение, виды, классификация
- •11) Триггеры. Назначение, классификация
- •16) Регистры. Назначение, классификация
- •17 Микропроцессоры. Классификация мп.
- •18) Мп 8086. Общее устройство. Регистры, их назначение.
- •Виды программного обеспечение эвм. Назначение и примеры программ.
8)Мультиплексоры и демультиплексоры. Определение, назначение, обозначение.
Мультиплексор - это устройство, которое осуществляет выборку одного из нескольких входов и подключает его к своему выходу, в зависимости от состояния двоичного кода. Другими словами, мультиплексор - переключатель сигналов, управляемый двоичным кодом и имеющий несколько входов и один выход. К выходу подключается тот вход, чей номер соответствует двоичному коду. Ну и навороченное определение: мультиплексор - это устройство, преобразующее параллельный код в последовательный.
Мультиплексор (MUX) – относится к классу селекторных устройств, осуществляет коммутацию одного из нескольких своих входов к выходу. Мультиплексор имеет несколько информационных входов D1..Dn, адресные входы A1..Ak, входы для подачи стробирующих сигналов и один выход Q.
При наличии соответствующих стробирующих сигналов, поступающий на адресные входы мультиплексора код является адресом, на основании которого происходит выборка информационного канала и его коммутация с выходом. В соответствии с этим число информационных входов (DN) зависит от числа адресных входов (Ak)
Демультиплексор — это логическое устройство, предназначенное для переключения сигнала с одного информационного входа на один из информационных выходов. Таким образом, демультиплексор в функциональном отношении противоположен мультиплексору. На схемах демультиплексоры обозначают через DMX или DMS.
Демультиплексор (DMX) – коммутационное устройство, семантически противоположное мультиплексору и осуществляет коммутацию входа к одному из выходов. Каждому выходу принадлежит адрес (номер), однозначно определяющий этот выход.
9)Сумматоры. Определение, назначение, обозначение.
Сумматор — логический операционный узел, выполняющий арифметическое сложение кодов двух чисел. При арифметическом сложении выполняются и другие дополнительные операции: учёт знаков чисел, выравнивание порядков слагаемых и тому подобное. Указанные операции выполняются в арифметическо-логических устройствах (АЛУ) или процессорных элементах, ядром которых являются сумматоры.
В зависимости от системы счисления различают:
двоичные;
двоично-десятичные (в общем случае двоично-кодированные);
десятичные;
прочие (например, амплитудные).
По количеству одновременно обрабатываемых разрядов складываемых чисел:
одноразрядные,
многоразрядные.
По числу входов и выходов одноразрядных двоичных сумматоров:
четвертьсумматоры (элементы “сумма по модулю 2”; элементы “исключающее ИЛИ”), характеризующиеся наличием двух входов, на которые подаются два одноразрядных числа, и одним выходом, на котором реализуется их арифметическая сумма;
полусумматоры, характеризующиеся наличием двух входов, на которые подаются одноимённые разряды двух чисел, и двух выходов: на одном реализуется арифметическая сумма в данном разряде, а на другом — перенос в следующий (более старший разряд);
полные одноразрядные двоичные сумматоры, характеризующиеся наличием трёх входов, на которые подаются одноимённые разряды двух складываемых чисел и перенос из предыдущего (более младшего) разряда, и двумя выходами: на одном реализуется арифметическая сумма в данном разряде, а на другом — перенос в следующий (более старший разряд).
По способу представления и обработки складываемых чисел многоразрядные сумматоры подразделяются на:
последовательные, в которых обработка чисел ведётся поочерёдно, разряд за разрядом на одном и том же оборудовании;
параллельные, в которых слагаемые складываются одновременно по всем разрядам, и для каждого разряда имеется своё оборудование.
Рисунок 1. Полусумматор. Структурная схема и условное обозначение.
Рисунок 2. Полный
сумматор. Структурная схема и условное
обозначение.
