- •Процессорные шины Host BusПредназначена для скоростной передачи данных (64 разряда) и сигналов управления между процессором и остальными компонентами системы.
- •Параметры fsb у некоторых микропроцессоров
- •5.2. Процессорная шина
- •Шина Hyper Transport
- •Версии HyperTransport
- •Применение HyperTransport Замена шины процессора
- •Межпроцессорная шина
- •Применение в маршрутизаторах и коммутаторах
- •Htx и сопроцессорные соединения
- •Контроллер HyperTransport
- •Шина Hyper Transport 3.0
- •Шина qp
- •Уровни протоколов
- •Вывод QuickPath Interconnect против HyperTransport
- •5.4. Шина памяти
- •Разновидности шин fsb
- •Разновидности шин fsb
- •Лабораторная bios: настройка системной шины (fsb)
- •Популярные чипсеты Чипсеты Intel
- •Чипсет 440вх agPset поддерживает 100 мГц шины процессора fsb для Pentium II и Pentium III. Возможны конфигурации с использованием двух процессоров.
- •Частота шины памяти всегда равна частоте шины процессора fsb.
- •Структура компьютера с чипсетом i440bx agPset представлена на рис. 16.7.
- •Чипсет ориентирован на процессоры Celeron, Pentium II и Pentium III с разъемами Slot 1 и Socket 370, частоту 66 и 100 мГц шины fsb.
- •Чипсет j440zx agPset состоит из двух микросхем: 82443zx Host Bridge (492 bga), 82371eb (piix4e).
- •Встроенный контроллер памяти поддерживает: память sdram — до 512 Мбайт; до 3 модулей dimm; 64 бит интерфейс; рсюо/133 sdram и т. Д.
- •Чипсет 1815е состоит из з микросхем: 82815 Graphics and Memory Controller Hub (gmch), 82801ba I/o Controller Hub (ich2) , 82802 Firmware Hub (fwh).
- •Встроенный контроллер памяти поддерживает память: 2 канала rdram — до 2 Гбайт, до 4 rimm модулей, рс800 rimm, и т. Д.
- •Встроенный контроллер памяти в j845d поддерживает ddr sdram.
- •Чипсеты via
- •Чипсет состоит из двух микросхем, выполненных в корпусах стандарта bga: vt82c693 — North Bridge, vt82c596a — South Bridge (Mobile South).
- •Выпущен более совершенный вариант этого чипсета, который получил название via Apollo Prol33a.
- •Чипсет via Apollo kx133 состоит из двух микросхем: vt8371 — North Bridge, vt82c686a - South Bridge.
- •Чипсет via Apollo kt133 состоит из двух микросхем: vt8363 — North Bridge, vt82c686a - South Bridge.
- •Сравнительные характеристики чипсетов via и Intel
Разновидности шин fsb
Posted in Показатели процессоров | Комментариев нет
Разновидности шин fsb
Микропроцессор персонального компьютера через шину FSB подключается к системному контроллеру или северному мосту чипсета. Системный контроллер имеет в своем составе контроллер ОЗУ (в некоторых микропроцессорах контроллер ОЗУ встроен в микропроцессор), а также контроллеры шин, к которым подключаются периферийные устройства.
Архитектура некоторых компьютеров предусматривает подключение к северному мосту наиболее производительных периферийных устройств, например графической платы с шиной PCI-Express 16х, а менее производительные устройства, например модуль BIOS с шиной PCI, подключаются кюжному мосту, который соединяется с северным мостом специальной шиной, например Hyper Transport, MuTIOL, V-Link, A-Link и т.д.
Таким образом, FSB работает в качестве магистрального канала между процессором и чипсетом.
Некоторые компьютеры имеют внешнюю кэш-память, подключенную через шину заднего плана процессора (Back Side Bus — ВSB), которая обладает более высокой пропускной способностью чем шина FSB, но работает только со специфичными устройствами.
Каждая из вторичных шин, по отношению к шине FSB, работает на своей частоте, которая может быть как выше, так и ниже этой частоты. Иногда частота вторичной шины является производной от частоты FSB, а иногда задается независимо.
На системных платах старших поколений частота системы ОЗУ совпадала с частотой на шине FSB, на современных системных платах эти частоты могут отличаться.
В таблице ниже представлены сравнительные характеристики шин FSB для некоторых микропроцессоров.
Сравнительные характеристики шин FSB для некоторых процессоров
Все рассмотренные в таблице выше шины 64-разрядные. Самой быстрой из шин всех типов является QPB — одно из наиболее интересных усовершенствований в процессорах поколения Р7. Учетверенная внутренняя шина подкачки (Quad-Pumped Bus — QPB) синхронизируется внешней системной частотой 100, 133, 166, 200 или 266 МГц.
Процессор организует подкачку данных — четыре раза за такт системной синхронизации, т.е. с коэффициентом передачи 4х. Таким образом, частота на шине FSB возрастает и составляет соответственно 400, 533 и 800 МГц. Ширина шины QPB — 64 разряда, а это означает, что за один такт синхронизации по шине пересылается четыре пакета 64-разрядных данных.
Более ранние 64-разрядные шины компании Intel — логика хост-шины Host Bus, или GTL+ (Gunning Transceiver Logic) и AGTL+ (AssistedGunning Transceiver Logic) пересылают за такт синхронизации всего один пакет данных. Шины позволяют подключать до двух микропроцессоров, причем быстродействие при этом делится пополам.
Принцип работы шин CTI+ и ACTI+
Шина Alpha EV6, которую использовала компания AMD в своих микропроцессорах Athlon и Athlon ХР, позволяет передавать два пакета за такт по фронту и срезу импульса синхронизации. Ширина этой шины — 72 разряда, восемь из них используются для контроля достоверности кода данных ЕСС. Благодаря точечному подключению шина допускает без потери производительности подключить до 14-ти процессоров.
Принцип работы шины Alpha EV6
Процессоры AMD Athlon 64, AMD Athlon FX и Opteron имеют встроенный в процессор контроллер памяти, что несколько изменяет назначение FSB.
