- •Процессорные шины Host BusПредназначена для скоростной передачи данных (64 разряда) и сигналов управления между процессором и остальными компонентами системы.
- •Параметры fsb у некоторых микропроцессоров
- •5.2. Процессорная шина
- •Шина Hyper Transport
- •Версии HyperTransport
- •Применение HyperTransport Замена шины процессора
- •Межпроцессорная шина
- •Применение в маршрутизаторах и коммутаторах
- •Htx и сопроцессорные соединения
- •Контроллер HyperTransport
- •Шина Hyper Transport 3.0
- •Шина qp
- •Уровни протоколов
- •Вывод QuickPath Interconnect против HyperTransport
- •5.4. Шина памяти
- •Разновидности шин fsb
- •Разновидности шин fsb
- •Лабораторная bios: настройка системной шины (fsb)
- •Популярные чипсеты Чипсеты Intel
- •Чипсет 440вх agPset поддерживает 100 мГц шины процессора fsb для Pentium II и Pentium III. Возможны конфигурации с использованием двух процессоров.
- •Частота шины памяти всегда равна частоте шины процессора fsb.
- •Структура компьютера с чипсетом i440bx agPset представлена на рис. 16.7.
- •Чипсет ориентирован на процессоры Celeron, Pentium II и Pentium III с разъемами Slot 1 и Socket 370, частоту 66 и 100 мГц шины fsb.
- •Чипсет j440zx agPset состоит из двух микросхем: 82443zx Host Bridge (492 bga), 82371eb (piix4e).
- •Встроенный контроллер памяти поддерживает: память sdram — до 512 Мбайт; до 3 модулей dimm; 64 бит интерфейс; рсюо/133 sdram и т. Д.
- •Чипсет 1815е состоит из з микросхем: 82815 Graphics and Memory Controller Hub (gmch), 82801ba I/o Controller Hub (ich2) , 82802 Firmware Hub (fwh).
- •Встроенный контроллер памяти поддерживает память: 2 канала rdram — до 2 Гбайт, до 4 rimm модулей, рс800 rimm, и т. Д.
- •Встроенный контроллер памяти в j845d поддерживает ddr sdram.
- •Чипсеты via
- •Чипсет состоит из двух микросхем, выполненных в корпусах стандарта bga: vt82c693 — North Bridge, vt82c596a — South Bridge (Mobile South).
- •Выпущен более совершенный вариант этого чипсета, который получил название via Apollo Prol33a.
- •Чипсет via Apollo kx133 состоит из двух микросхем: vt8371 — North Bridge, vt82c686a - South Bridge.
- •Чипсет via Apollo kt133 состоит из двух микросхем: vt8363 — North Bridge, vt82c686a - South Bridge.
- •Сравнительные характеристики чипсетов via и Intel
Сравнительные характеристики чипсетов via и Intel
Характеристики |
VIA |
VIA |
Intel |
Intel |
Intel |
Intel |
; |
Apollo Pro133A |
Apollo ProPlus |
815E |
815 |
440BX |
440ZX |
North Bridge |
VT82C694X |
VT82C693 |
82815 |
82815 |
82443BX |
824432X |
Процессоры |
Celeron Pentium ll/lll |
Celeron Pentium ll/lll |
Celeron Pentium III |
Celeron Pentium III |
Celeron Pentium ll/lll |
Celeron Pentium ll/lll |
Тип FSB |
GTL+ |
GTL+ |
AGTL+ |
AGTL+ |
GTL+ |
GTL+ |
Частота FSB, МГц |
66/100/133 |
66/100 |
66/100/133 |
66/100/133 |
66/100 |
66/100 |
Шина памяти, МГц |
66/100/133 |
66/100 |
66/100/133 |
66/100/133 |
66/100 |
66/100 |
Макс, объем, Мбайт |
2048 |
1024 |
512 |
512 |
1024 |
256 |
Модули памяти |
PC66/100/ 133 |
PC66/100 |
PC66/100/ 133 |
PC66/100/ 133 |
PC66/100 |
PC66/100 |
Тип памяти |
SDRAM VCM SDRAM EDO DRAM |
SDRAM VCM SDRAM EDO DRAM |
SDRAM |
SDRAM |
SDRAM EDO DRAM |
SDRAM EDO DRAM |
Max. DIMM |
4 |
4 |
3 |
3 |
4 |
2 |
ЕСС |
Да |
Да |
нет |
нет |
Да |
нет |
Асинхронные режимы |
Да |
Да |
да |
Да |
нет |
нет |
AGP |
1X72X/4X |
1X/2X |
1X/2X4X. |
1X/2X4X. |
1X/2X |
1X/2X |
Интегрированная графика |
нет |
нет |
да |
да, 1752 |
нет |
нет |
South Bridge |
VT82C596B |
VT82C596B |
82801 BA |
82801 AA |
PXII4 |
PXII4 |
DE |
UltraDMA/ 66/33 |
UltraDMA/ 66/33 |
UltraDMA/ 100 |
UltraDMA/ 66 |
UltraDMA/ 33 |
UltraDMA/ 33 |
ISB, портов |
2 |
2 |
4 |
2 |
2 |
2 |
1нтегриро-анный звук |
с VT82C686A |
с VT82C686A |
Да, 6 каналов |
Да, 2 канала |
нет |
нет |
1ониторинг |
с VT82C686A |
с VT82C686A |
Да |
Да |
нет |
нет |
AN |
нет |
нет |
Да |
нет |
нет |
нет |
,CPI/OnNow CI, устройств |
Да 5 |
Да 5 |
Да 6 |
Да 6 |
Да 5 |
да 4 |
Direct Media Interface, сокр. DMI — последовательная шина, разработанная фирмой Intel для соединения южного моста (ICH) материнской платы c северным (MCH или GMCH). Впервые DMI использована в чипсетах семейства Intel 915 с южным мостом ICH6 в 2004 году[1]. Серверные чипсеты используют похожий интерфейс, называемый Enterprise Southbridge Interface (ESI).
Пропускная способность шины DMI первого поколения составляет 2 ГБ/сек, что значительно выше, чем пропускная способность шины Hub Link (266 МБ/сек), которая используется для связи между северным и южным мостами в чипсетах Intel 815/845/848/850/865/875. Вместе с этим, полоса пропускания 2 ГБ/сек (по 1 ГБ/сек в каждом направлении) делится с другими устройствами (например, PCI Express x1, PCI, HD Audio, жесткие диски), так что фактически её ширина уже.
В материнских платах для процессоров с разъёмом LGA 1156 (то есть для Core i3, Core i5 и некоторых серий Core i7[2] и Xeon) и со встроенным контроллером памяти, DMI используется для подсоединения чипсета (PCH) непосредственно к процессору[3]. (Процессоры серии Core i7 для LGA 1366 подсоединяется к чипсету через шину QPI[4].)
DMI является проприетарной технологией Intel. В 2009 году Intel отказалась лицензировать шину DMI фирме Nvidia. Поскольку поддержка DMI встроена в процессоры с ядрами Lynfield и Clarkdale для разъёма LGA 1156 и используется для подсоединения к чипсету, Nvidia фактически потеряла право производить чипсеты для большей части новых процессоров Intel[5].
DMI (Direct Media Interface) — специализированная шина, используемая в обычных ПК и предназначенная для связи северного и южного мостов чипсетов фирмы Intel, например, P45 и ICH10. В серверах может применяться другая шина, ESI (Enterprise Southbridge Interface), причём по крайней мере в некоторых южных мостах, включая ICH10, возможно переключение между DMI и ESI (оно выполняется аппаратно путём соответствующей распайки микросхемы).
Шина DMI имеет два виртуальных канала передачи информации, обозначаемых VC0 и VC1, причём VC1 имеет более высокий приоритет. Благодаря этому обеспечивается выполнение истинно изохронных (т.е. привязанных ко времени) передач, необходимых, например, для обмена мультимедийной информацией в реальном времени: они выполняются по каналу VC1, и только когда таких передач нет, производится обмен данными по каналу VC0 с менее приоритетными устройствами. Канал VC0 всегда разрешён; канал VC1 должен быть сконфигурирован программно на обоих концах шины DMI, т.е. в северном и южном мостах.
Базовая функциональность шины DMI полностью прозрачна для ПО, поэтому существующие операционные системы могут работать с устройствами, косвенно подключаемыми через эту шину, как будто этой шины не существует. Расширенные функции, например, обеспечение изохронных транзакций через канал VC1, требует соответствующей программной настройки DMI.
В процессорах фирмы Intel, на кристаллах которых интегрирован северный мост, шина DMI обеспечивает связь между кристаллом процессора и южным мостом. Тем не менее, логически эта шина по-прежнему является связующей линией между северным и южным мостами, поскольку северный мост лишь физически интегрирован с процессором, но архитектурно по-прежнему является независимым устройством.
DMI (Direct Media Interface) - интерфейс, представленный Intel в 2004 году (начиная с Intel 915 Express), который служит мостом для соединения южного (ICH) и северного моста (MCH), либо для непосредственной шины «процессор – чипсет –процессор» в LGA 1156\1155, LGA775 и более ранние, кроме LGA 1366.
Версия 1.0, поддерживает скорость передачи данных – 10 Гб/с, версия 2.0 (две линии в одной) – 20 Гб/с.
Применяется также в мобильных решениях, в частности в наборе логики для Intel Atom, встраиваемой технике.
MI (Direct Media Interface) – последовательная шина типа точка-точка, используемая для связи процессора с чипсетом и для связи южного моста чипсета с северным. Разработана компанией Intel в 2004 году.
Для связи процессора с чипсетом обычно используется 4 канала DMI, обеспечивающих максимальную пропускную способность до 10 Гбайт/с, для ревизии DMI 1.0, и 20 Гбайт/с, для ревизии DMI 2.0, представленной в 2011 году. В бюджетных мобильных системах может использоваться шина с двумя каналами DMI, что в два раза снижает пропускную способность по сравнению с 4-х канальным вариантом.
Часто в процессоры, использующие связь с чипсетом по шине DMI, встраивают, наряду с контроллером памяти, контроллер шины PCI Express, обеспечивающий взаимодействие с видеокартой. В этом случае надобность в северном мосте отпадает, и чипсет выполняет только функции взаимодействия с платами расширения и периферийными устройствами. При такой архитектуре материнской платы не требуется высокоскоростного канала для взаимодействия с процессором, и пропускной способности шины DMI хватает с избытком.
