
- •Общие положения
- •Внешний вид учебного пособия digi board 2 модели 3910
- •Разъем электропитания
- •Источник постоянного тока
- •Коммутационная панель с переходниками
- •Заземление
- •Переходник
- •Крепежные винты
- •Арифметико-логическое устройство (алу)
- •С хема образования обратного кода
- •Сдвиговый регистр
- •Демультиплексор
- •М ультиплексор
- •Ц ифро-аналоговый преобразователь (цап)
- •Аналогово-цифровой преобразователь (ацп)
- •Триггер Шмидта
- •Коммутационная панель для подключения модулей
- •И нверторы
- •Ж дущий мультивибратор
- •Кодирующая схема (шифратор)
- •Двоичный счетчик
- •Электрически стираемое программируемое постоянное запоминающее устройство eeprom 8 х 4
- •Физические характеристики
- •Рекомендуемые принадлежности
- •Платы расширения
Тактовый генератор
Г
енератор
прямоугольных импульсов частотой 100
кГц с ТТЛ-уровнем. При помощи 2-мм штекера
к нему может быть подключен шестикратный
делитель частоты (см. рис. 20).
Делитель частоты
Шестикратный делитель частоты с 10-секундным разделением (10 кГц, 1 кГц, 100 Гц, 10 Гц, 1 Гц, 0,1 Гц), (см. рис. 20). Делитель частоты может также использоваться отдельно от генератора прямоугольных импульсов частотой 100 кГц, если к нему будет подключен внешний тактовый генератор. Рис. 20
Микропереключатель
П
ереключатель
без дребезга контактов с выходами Q
и \s\up 12( _. При нажатой кнопке
переключателя высокий уровень напряжения
подается на выход Q, а
низкий уровень – на выход \s\up 12( _.
Разъемы высокого/низкого уровня
2-мм разъемы, на которые подается напряжение высокого/низкого уровня. Все выходы высокого уровня защищены от коротких замыканий последовательными резисторами сопротивлением 120 Ом (см. рис. 21).
Рис. 21
Клавиатура ввода данных
Две клавиатуры ввода данных с четырьмя парами клавиш каждая, предназначенных для генерирования и сброса состояний высокого и низкого уровней. При удержании нажатой клавиши «L» и одновременном нажатии клавиши «H» срабатывает разрешаются манипуляции с клавиатурой. Высокий уровень напряжения отображается красным светодиодом.
Л
огический элемент И/НЕ-И
Шесть логических элементов И/НЕ-И с четырьмя входами каждый, с неинвертирующими и инвертирующими выходами (см. рис. 22). На входах расположены нагрузочные резисторы, таким образом, для обеспечения надежного функционирования необязательно подключение всех входов элемента. Если задействован только один вход, элемент может быть использован в качестве инвертора. Рис. 22
Л
огический элемент И/НЕ-И с нагрузочными резисторами
Логический элемент И/НЕ-И с тремя входами и дополнительными подсоединяемыми нагрузочными резисторами (с помощью 2-мм штекера), с неинвертированным и инвертированным выходом (см. рис. 23). Если нагрузочный резистор не подсоединен, входы не замкнуты, могут возникнуть помехи, так как не определено состояние. Рис. 23
Логический элемент ИЛИ/НЕ-ИЛИ
П
ять
логических элементов ИЛИ/НЕ-ИЛИ с
четырьмя входами каждый, с неинвертированным
и инвертированным выходами (см. рис.
24). На входах расположены согласующие
резисторы, таким образом, для обеспечения
надежного функционирования необязательно
подключение всех входов элемента. Если
задействован только один вход, элемент
может быть использован в качестве
инвертора. Рис. 24
Л
огический элемент ИЛИ/НЕ-ИЛИ с согласующими резисторами
Логический элемент ИЛИ/НЕ-ИЛИ с тремя входами и дополнительными подсоединяемыми согласующими резисторами, с неинвертированным и инвертированным выходом (см. рис. 23). Если не все входы задействованы, следует подключить при помощи 2-мм штекера согласующие резисторы. Рис. 25
Комбинированный логический элемент И/ИЛИ
Т
ри
комбинированных логических элемента
И/ИЛИ, где элементы И имеют два входа с
нагрузочными резисторами. Элемент ИЛИ
имеет инвертированный и инвертированный
выход (см. рис. 26). Комбинированный элемент
может быть задействован в качестве
вентиля И с двумя входами, если на входы
одного из двух элементов подать низкий
уровень напряжения. Если комбинированный
элемент задействован в качестве вентиля
ИЛИ с двумя входами, то используется
только один вход соответственно вентиля
И, а два других остаются
незадействованными. Рис. 26
D-триггер
Такт |
1D |
Q1 |
Q2 |
1 |
0 |
0 |
1 |
1 |
1 |
1 |
0 |

JK-триггер
Ч
етыре
JK-триггера с синхронизируемым
фронтом с неинвертированными и
инвертированными выходами (см. рис. 28 и
таблицу 10). Триггер может быть приведен
в определенное состояние и возвращен
в исходное состояние с использованием
входа сигнала установки S
и входа сигнала сброса R
соответственно.
tn |
tn+1 |
||
J |
K |
Q1 |
Q2 |
0 |
0 |
x |
x |
0 |
1 |
0 |
1 |
1 |
0 |
1 |
0 |
1 |
1 |
y |
y |
tn: Состояние перед тактовым импульсом
tn+1: Состояние после тактового импульса
x: Состояние неизменно
y: Состояние изменилось после прохождения тактового импульса Таблица 10
JK-триггеры могут также применяться в качестве RS-триггеров в различном исполнении.
Двоичный счетчик
Синхронный 4-битный двоичный счетчик с прямым и обратным порядком счета (см. рис. 29).
Назначение контактов:
CT=0: Если на этот вход подается низкий уровень, счетчик обнуляется; запуск с
четчика производится высоким уровнем.
2+/G2: Тактовый вход для суммирующего счётчика. Вход G2 в неподключенном состоянии является положительным.
1-/G2: Тактовый вход для вычитающего счётчика. Вход G1 является положительным.
С3: Если на вход нагрузки С3 подается низкий уровень, счетчик транслирует полученную битовую комбинацию на выход. Нагрузочный процесс независим от тактовых входов 2+/G2 или 1-/G2.
3D: Входы для 4-битного числа.
1CT=15: Данный выход переключается с высокого на низкое Рис. 29
состояние при достижении шестнадцатеричной величины F.
2CT=0: Данный выход переключается с высокого на низкое состояние при достижении шестнадцатеричной величины 0.