Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Panel_3910-Tsifrovaya_elektronika-TO.doc
Скачиваний:
0
Добавлен:
01.07.2025
Размер:
822.78 Кб
Скачать
  • Сумматор

    Д ва 4-битных полных сумматора с входом переноса (CI) и выходом переноса (CO) для суммирования двух 4-битных двоичных чисел (см. рис. 11). Если результат >F, состояние на выходе переноса должно переключиться с низкого на высокий уровень. Если на вход переноса подается высокий уровень напряжения, результат возрастает на «1».

    Рис. 11

    1. 4 -битный компаратор

    Компаратор для сравнения двух 4-битных двоичных чисел (см. рис. 12) с каскадными входами (>, =, <). Каскадные входы, в отличие P- и Q-входов, не соединены с нагрузочными резисторами. Также возможно сравнивать два 5-битных двоичных числа, подсоединив выходы 1-битного компаратора (см. пункт 21) к каскадным входам 4-битного компаратора. Таким образом, дополнительно будут использоваться входы 1-битного компаратора.

    Рис. 12

    1. Триггер Шмидта

    Д ва инвертирующих триггера Шмидта без нагрузочных/согласующих элементов, могут быть использованы в качестве инверторов (см. рис. 13). Если к входу триггеров Шмидта подключить источник сигнала постоянного напряжения (см. пункт 26), то можно продемонстрировать гистерезис переключения. Рис. 13

    1. Коммутационная панель для подключения модулей

    Две коммутационных панели, оснащенных двумя 4-мм штекерами каждая (расстояние между штекерами: 57 мм), для подключения дополнительных модулей (моделей 9400).

    • Напряжение питания: + 5 В / макс.1 А (с защитой от коротких замыканий)

    1. И нверторы

    A

    Q

    0

    1

    1

    0

    Два инвертора с открытым коллектором и возможностью подключения нагрузочного резистора (см. рис. 14 и таблицу 5). Если на входы двух инверторов подается низкий уровень напряжения, на обоих выходах появляется высокий уровень, но только при условии, что посредством 2-мм штекера подключен нагрузочный резистор. Рис. 14 Таблица 5
    1. 1-битный компаратор

    P

    Q

    P>Q

    P<Q

    P=Q

    0

    0

    0

    0

    1

    0

    1

    0

    1

    0

    1

    0

    1

    0

    0

    1

    1

    0

    0

    1

    К омпаратор с двумя входами и тремя выходами для сравнения двух 1-битных двоичных чисел (см. рис. 15 и таблицу 6). Выходы не соединены с нагрузочными/согласующими резисторами. Компаратор позволяет сравнивать два 5-битных двоичных числа при работе в паре с 4-битным компаратором Рис. 15 Таблица 6

    (см. пункт 17).

    1. A

      B

      Q

      0

      0

      1

      0

      1

      0

      1

      0

      0

      1

      1

      1

      Э лемент эквивалентности

    Элемент эквивалентности или логический элемент равнозначности с двумя входами и одним выходом (см. рис. 16 и таблицу 7). Входы не соединены с нагрузочными/согласующими резисторами.

    Рис. 16 Таблица 7

    1. A

      B

      Q

      0

      0

      0

      0

      1

      1

      1

      0

      1

      1

      1

      0

      Э лемент отрицания равнозначности

    Элемент отрицания равнозначности или логический элемент исключающее ИЛИ с двумя входами и одним выходом (см. рис. 17 и таблицу 8). Входы не соединены с нагрузочными/согласующими резисторами.

    Рис. 17 Таблица 8

    1. Ж дущий мультивибратор

    Запускаемый положительным фронтом импульса ждущий мультивибратор с входом на триггере Шмидта (неперезапускаемый), с инвертированными и неинвертированными выходами (см. рис. 18). При помощи подсоединения к соответствующему разъему могут быть запрограммированы следующие интервалы: 0,1 с, 1 с, 5 с. Ждущий мультивибратор становится работоспособным только при условии задания одного из трех интервалов. Рис. 18

    1. Кодирующая схема (шифратор)

    Д вухразрядный шестнадцатеричный/двоичный шифратор с нажимными кнопками (см. рис. 19), предназначенными для увеличения (+) и уменьшения (-) числового значения. Выходы в соответствии со значимостью обозначены цифрами 1,2,4 и 8. Рис. 19

    Каждый выход шифратора защищен от коротких замыканий согласующим резистором сопротивлением 1 кОм. Это означает, что в нулевом состоянии все выходы имеют высокое сопротивление. Таким образом, логические вентили, имеющие на входах нагрузочные резисторы сопротивлением 1 кОм, такие как, например, JK-триггер (см. пункт 38) и элемент И/НЕ-И с подключаемыми нагрузочными резисторами (см. пункт 33), не могут использоваться совместно с шифратором. Для разрешения проблемы рекомендуется включать в цепь дополнительный логический элемент в качестве драйвера между шифратором и соответствующим логическим вентилем.

    1. Источник сигнала

    Вариативно подстраиваемый (потенциометром) источник сигнала, защищенный от коротких замыканий последовательным резистором сопротивлением 100 Ом.

    • Выходное напряжение: ±0 – 5 В / 10 мА

  • Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]