- •1) Поняття елементів, вузлів і пристроїв комп'ютерної схемотехніки
- •3)Класифікація тригерів
- •7) Мікрооперації зсуву
- •10) Двійкові реверсивні лічильники
- •11) Двійково-десяткові лічильники
- •12)Дешифратор
- •16) Пірамідальні дешифратори
- •22) Каскадування мультиплексорів
- •25)Перетворювачем коду називається функціональний вузол, призначений для
- •26) Перетворювач прямого коду в обернений(оберненний)
- •27) Перетворювач прямого коду в доповняльний(додатковий)
- •30)Суматори класифікують за такими ознаками:
- •33)Послідовний багаторозрядний суматор.
- •34)Функции памяти
- •35) Основні параметри пам’яті
30)Суматори класифікують за такими ознаками:
способом додавання — паралельні, послідовні та паралельно-послідовні;
кількістю вхідних клем — напівсуматори, однорозрядні або багаторозрядні суматори;
організацією зберігання результату додавання — комбінаційні, накопичувальні, комбіновані;
системою числення — позиційні (двійкові, двійково-десяткові, трійкові) та непозиційні, наприклад, у системі залишкових класів;
розрядністю (довжиною) операндів — 8-, 16-, 32-, 64-розрядні;
способом подання від'ємних чисел — в оберненому або доповнювальному кодах, а також їх модифікаціях;
часом додавання — синхронні та асинхронні.
У паралельних n-розрядних суматорах значення всіх розрядів операндів поступають одночасно на відповідні входи однорозрядних підсумовуючих схем. У послідовних суматорах значення розрядів операндів та перенесення, які запам'ятовувалися в минулому такті, поступають послідовно в напрямку від молодших розрядів до старших на входи одного одно розрядного суматора. В паралельно-послідовних суматорах числа розбиваються на частини, наприклад, байти, розряди байтів поступають на входи восьми розрядного суматора паралельно (одночасно), а самі байти — послідовно, в напрямку від молодших до старших байтів з врахуванням запам'ятованого перенесення.
У комбінаційних суматорах результат операції додавання запам'ятовується в регістр результату. В накопичувальних суматорах процес додавання поєднується зі зберіганням результату. Це пояснюється використанням Т-тригерів як однорозрядних схем додавання.
Організація перенесення практично визначає час виконання операції додавання. Послідовні перенесення схемно створюються просто, але є повільнодіючими. Паралельні перенесення схемно реалізуються значно складніше, але дають високу швидкодію.
Розрядність суматорів знаходиться в широкому діапазоні 4-16 — для мікро- та міні-комп'ютерів та 32-128 і більше — для універсальних машин.
31) Суматори характеризуються такими параметрами: швидкодією – часом виконання операції додавання ta, який відраховується від початку подачі операндів до одержання результату; часто швидкодія характеризується кількістю додавання в секунду Fa=1/ta, тут маються на увазі операції типу регістр–регістр (тобто числа зберігаються в регістрах АЛП); апаратурними витратами: вартість однорозрядної схеми додавання визначається загальним числом логічних входів використаних елементів; вартість багаторозрядного суматора визначається загальною кількістю використаних мікросхем; споживаною потужністю суматора.
32)Однорозрядні суматори
Логічна схема, яка виконує додавання значень i-х розрядів Хi і Yi двійкових чисел з урахуванням перенесення Zi з молодшого сусіднього розряду і виробляє на виходах функції результат Si і перенесення Pi в старший сусідній розряд називається однорозрядним суматором. На основі однорозрядних схем додавання на три входи і два виходи будуються багаторозрядні суматори будь-якого типу.
При проектуванні комбінаційних однорозрядних суматорів враховують наступні чинники:
схема повинна характеризуватися регулярністю (подібністю) структури і мінімальною вартістю;
з метою підвищення швидкодії багаторозрядного суматора потрібний мінімальний час отримання функції перенесення;
tП = кtР, де к – число послідовно включених елементів від входів до виходів Pi або ; tР – середня затримка розповсюдження сигналу одним логічним елементом у вибраній серії інтегральних мікросхем; параметр часто називають каскадністю (поверховістю) схем, таким чином, для мінімізації часу отримання перенесення необхідно зменшити каскадність схеми і використовувати інтегральні мікросхеми з малим часом затримки розповсюдження сигналу;
для схем однорозрядних суматорів на основі рівнянь (3.31) і (3.32) необхідно виробляти як прямі Pi, так і інверсні значення функції перенесення, яку називають пара фазною.
