
- •Введение
- •Теоретическая часть Билет №1. История развития вычислительной техники.
- •I поколение эвм (1946 - 1958)
- •II поколение эвм (1958 - 1964)
- •III поколение эвм (1964 - 1972)
- •IV поколение эвм (c 1972г. По настоящее время)
- •V поколение эвм и суперкомпьютеры
- •Билет №2. Понятие информации. Информация и знание. Информационные процессы. Свойства информации.
- •Билет №3. Графические редакторы. Средства работы с графикой: мониторы, сканеры, принтеры. Виды компьютерной графики (растровая, векторная, фрактальная).
- •Сканер отпечатков пальцев
- •Виды принтеров:
- •Виды компьютерной графики: [15]
- •Билет №4. Внутренняя и внешняя память пк. Пзу. Озу. Свойства внутренней памяти. Дисковая память. Структура дисков.
- •Дискретность.
- •Адресуемость – занесение информации в память, а также извлечение ее из памяти производится по адресам.
- •Билет №5. Представление числовой информации в памяти пк: целые числа, вещественные числа.
- •Билет №6. Понятие логики как науки. Математическая логика. Высказывания. Основные логические операции. Законы логики.
- •Приоритет: Инверсия Конъюнкция Дизъюнкция Импликация Эквивалентность Логические операции:
- •Строгая дизъюнкция
- •Билет №7. Устройство полусумматора. Сумматор двоичных чисел.
- •Билет №8. Триггер. Использование триггеров в памяти пк.
- •Билет №9. Компьютерные сети. Классификация компьютерных сетей. Локальные сети. Топология локальных сетей. Хаб, коммутатор, маршрутизатор. Модем.
- •Билет №10. Интернет. История Интернет. Передача информации в сети Интернет. Адресация в Интернет. Протоколы Интернет.
- •Протоколы internet.
- •Маршрутизация пакетов в сети.
- •Билет №11. Понятие алгоритма. Свойства алгоритма. Способы записи алгоритмов.
- •Билет №12. Табличные редакторы и их назначение.
- •Билет №13. Системы счисления. История. Машинные системы счисления. Основные арифметические операции в машинных системах. Перевод чисел из различных систем в 10-ую и обратно.
- •3.Римская система:
- •Билет №15. Информация и управление. Понятие кибернетики. Передача информации по каналам связи. Асу и сау.
- •Билет №16. Ветвящиеся алгоритмы. Полное и неполное ветвление. Оператор ветвления и оператор выбора в Паскале.
- •Билет №17. Представление графической информации в памяти пк. Компьютерные цвета. Аддитивные, субтрактивные, перцепционные модели. Форматы графических файлов.
- •Билет №18. История Интернет. Сервисы Интернет.
- •Билет №19. Язык как способ представления информации. Естественные и формальные языки. Кодирование информации. Способы кодирования.
- •Билет №20. Измерение информации. Алфавитный и содержательный подходы. Выделяют три подхода к измерению информации:
- •Билет №21. Виды программного обеспечения пк.
- •Билет №22. Основные алгоритмические конструкции: линейный алгоритм, ветвящиеся алгоритмы (блок-схема, алгоритмический язык, запись на Паскале).
- •Билет №23. Основные алгоритмические конструкции: цикл с параметром, цикл с предусловием, цикл с постусловием (блок-схема, алгоритмический язык, запись на Паскале).
- •Билет №24. «Авторское право. Защита авторских прав. Ответственность за нарушение авторских прав»
- •Билет №25. Понятие об архитектуре пк. Основные устройства пк. Магистрально-модульный принцип построения пк.
- •Практическая часть Сборник задач №1 Двоичная система счисления
- •Восьмеричная система счисления
- •Шестнадцатеричная система счисления
- •Сборник задач №2
- •Заключение
- •Использованные литература и сетевые издания:
Билет №25. Понятие об архитектуре пк. Основные устройства пк. Магистрально-модульный принцип построения пк.
Микропроцессор – это миниатюрная электронная схема, созданная путем сложных технологий, выполняющая функции процессора ЭВМ.
В системном блоке находятся:
Микропроцессор
Внутренняя память (винчестер)
Блок электропитания
Дисководы
Контроллеры внешних устройств
Внутренний вентилятор
Все устройства ПК, кроме процессора и внутренней памяти, называются внешними.
Каждое внешнее устройство взаимодействует с процессором ПК через специальный блок называемый контроллером. [98]
Процессор через многопроводную линию, которая называется магистралью (шиной), связывается с другими устройствами.
Магистраль – системная шины, которая включает в себя три многоразрядные шины: шину данных, шину адреса, шину управления. [99]
К – контроллер
[98]
Характеристика организации магистрали: по одной группе проводов (шина данных) передается обрабатываемая информация, по другой (шина адреса) адреса памяти или внешних устройств, к которым обращается процессор. Третья часть магистрали (шина управления); по ней передаются управляющие сигналы.
Главная характеристика ПК:
Объем внутренней памяти
Тактовая частота (кол-во тактов в секунду (МГц, ГГц))
Режим работы микропроцессора задается генератором тактовой частоты (метроном внутри компьютера).
Если метроном стучит быстрее, то и процессор работает быстрее.
Частота в 1 Мегагерц соответствует 1000 тактов в секунду.
Разрядность процессора (максимальная длина двоичного кода, который может обрабатываться или перерабатываться процессором целиком)
Разрядность связана с размером специальных ячеек памяти (регистрами), которые находятся в самом процессоре.
Процессор с регистром в 1 байт (8 бит) называют разрядным; 2 байта – 16-разрядным и т.д.
Архитектура современных ПК основывается на магистрально-модульном принципе.
Модульный принцип позволяет пользователю самому комплектовать нужную ему конфигурацию компьютера и производить при необходимости ее модернизацию. [100]
Практическая часть Сборник задач №1 Двоичная система счисления
Перевод из десятичной системы
4110->x2 (1010012) 6310->x2 (1111112) 18810->x2 (101111002) 20810->x2 (110100002) 31510->x2 (1001110112)
|
0.6510->x2 (0.1012) 0.17810->x2 (0.0012) 0.32510->x2 (0.01012) 0.46510->x2 (0.01112) 0.57310->x2 (0.10012)
|
43.3510->x2 (101011.010112) 503.7510->x2 (111110111.112) 68.17510->x2 (1000100.001012) 121.10510->x2 (1111001.000112) 611.11610->x2 (1001100011.00012)
|
Арифметические операции
Сложение
-
10102+1010102 (1101002)
1001012+1011102 (10100112)
10101112+101112 (11011102)
11010102+110102 (100001002)
110101112+100112 (111010102)
11010.10102+10100.1102 (101111.0112)
11010.1012+10001.11012 (101100.01112)
111111.11112+11111.1112 (1011111.11012)
100111.11112+111110.1012 (1100110.10012)
111011.11012+101011.1112 (1100111.10112)
Вычитание
-
101102-1112 (11112) 1000002-112 (111012) 1100001102-100111012 (111010012) 1101101012-1010111112 (10101102) 1010111112-1101011012 (-10011102)
1111.12-1.12 (11102)
1000000.111112-111111.001012 (1.11012)
10001011.010012-101112 (1110100.010012)
111111.00012-111.1011012 (110111.0101112)
101010101.001012-1101101.1012 (11100111.100012)
Умножение
-
1012*112 (11112)
10112*1012 (1101112)
11012*1112 (10110112)
110012*11012 (1010001012)
11100112*1100112 (10110111010012)
0.1111112*0.112 (0.10111101)
10.000012*0.11112 (1.1110011112)
111111111.12*0.1111112 (111110111.10000012)
1010101010.01012*11.12 (100101010100.000112)
111110.0111112*1.0101012 (1010010.11111100102)
Деление
1100012/1112 (1112) 110112/1112 (11.1102) 1011012/1102 (111.12) 11010112/1012 (10101.012) 101010112/1112 (11000.012) |