- •Электроника
- •Содержание
- •1.1 Основы алгебры логики………………………………………………..5
- •1 Цифровые интегральные микросхемы
- •1.1 Основы алгебры логики
- •1.1.1 Основные определения
- •1.1.2 Некоторые логические функции и реализующие их логические элементы
- •1.1.3 Основные законы и соотношения алгебры логики
- •Сочетательный закон
- •Распределительный закон
- •1.2 Параметры цифровых интегральных микросхем
- •1.2.1 Параметры цифровых интегральных микросхем (цимс), имеющие размерность напряжение.
- •1.2.2 Параметры, соответствующие размерности тока.
- •1.2.3 Параметры, имеющие размерность мощности.
- •1.3.2 Характеристики дтл.
- •1.4 Транзисторно – транзисторная логика.
- •1.5 Ттл со сложным инвертором.
- •1.6 Ттл с открытым коллекторным выходом.
- •1.7 Ттл с тремя состояниями на выходе
- •1.8 Транзисторно-транзисторная логика Шоттки
- •1.9 Комплиментарная мдп логика
- •2 Операционные усилители
- •2.1 Параметры и характеристики оу
- •2.3 Дифференциальный усилитель
- •2.4 Составной транзистор
- •2.5 Источник тока
- •2.6 Схема сдвига уровня
- •2.7 Эмиттерный повторитель
- •2.8 Инвертирующий усилитель на оу.
- •2.9 Неинвертирующий усилитель
- •3 Технологические основы производства полупроводниковых интегральных микросхем
- •3.1 Подготовительные операции
- •3. 2 Эпитаксия
- •3.3 Термическое окисление
- •3.4 Литография
- •3.5 Легирование
- •3.5.2 Ионная имплантация.
- •3.6.1 Термическое (вакуумное) напыление.
- •3.6.2 Катодное напыление.
- •3.6.3 Ионно-плазменное напыление.
- •4 Полупроводниковые
- •4.1 Методы изоляции элементов в ппимс
- •4.1.1 Изоляция элементов обратно смещенными pn-переходами.
- •4.1.2 Резистивная изоляция.
- •4.1.3 Диэлектрическая изоляция
- •4.2 Планарно-эпитаксиальный биполярный транзистор
- •4.2.1 Этапы изготовления
- •4.2.2 Распределение примесей.
- •4.2.3 Эквивалентная схема.
- •4.3 Планарно-эпитаксиальный биполярный транзистор
- •4.4 Разновидности биполярных транзисторов
- •4.4.1 Многоэмиттерный транзистор.
- •4.4.2 Транзистор с барьером Шоттки.
- •4.4.3 Транзисторы р-n-р
- •4.5 Интегральные диоды
- •4.6 Полевые транзисторы
- •4.6.1 Полевые транзисторы с управляющим p-n переходом
- •4.6.3 Мноп-транзистор.
- •4.7 Полупроводниковые резисторы
- •4.7.1 Диффузионные резисторы.
- •4.7.2 Ионно-легированные резисторы.
- •4.8 Полупроводниковые конденсаторы
- •5.1 Подложки гимс.
- •5.2 Резисторы.
- •5.3 Конденсаторы
- •5.4 Катушки индуктивности
3.5.2 Ионная имплантация.
Ионной имплантацией называют метод легирования пластины (или эпитаксиального слоя) путем бомбардировки ионами примеси, ускоренными до энергии, достаточной для их внедрения в глубь твердого тела.
Ионизация атомов примеси, ускорение ионов и фокусировка ионного пучка осуществляются в специальных установках типа ускорителей частиц в ядерной физике. В качестве примесей используются те же материалы, что и при диффузии.
Глубина внедрения ионов зависит от их энергии и массы. Чем больше энергия, тем больше получается толщина имплантированного слоя. Однако с ростом энергии возрастает и количество радиационных дефектов в кристалле, т. е. ухудшаются его электрофизические параметры. Поэтому энергию ионов ограничивают величиной 100-150 кэВ. Нижний уровень составляет 5-10 кэВ. При таком диапазоне энергии глубина слоев лежит в пределах 0,1 - 0,4 мкм, т.е. она значительно меньше типичной глубины диффузионных слоев.
Концентрация примеси в имплантированном слое зависит от плотности тока в ионном пучке и времени процесса или, как говорят, от времени экспо-зиции. В зависимости от плотности тока и желаемой концентрации время экспозиции составляет от нескольких секунд до 3-5 мин и более (иногда до
1-2 ч). Разумеется, чем больше время экспозиции, тем опять же больше количество радиационных дефектов.
Типичное распределение примеси при ионной имплантации показано на рисунке 3.6в сплошной кривой. Как видим, это распределение существенно отличается от диффузионного наличием максимума на определенной глубине.
Поскольку площадь ионного пучка (1-2 мм2) меньше площади пластины (а иногда и кристалла), приходится сканировать пучок, т. е. плавно или «шага- ми» перемещать его (с помощью специальных отклоняющих систем) пооче- редно по всем «строкам» пластины, на которых расположены отдельные ИМС.
По завершении процесса легирования пластину обязательно подвергают отжигу при температуре 800-1100° С для того, чтобы упорядочить кристал- лическую решетку кремния и устранить (хотя бы частично) неизбежные радиа-ционные дефекты. При температуре отжига процессы диффузии несколько меняют профиль распределения (см. штриховую кривую на рисунке 3.6в).
Ионная имплантация проводится через маски, в которых длина пробега ионов должна быть значительно меньше, чем в кремнии. Материалом для масок могут служить распространенные в ИМС двуокись кремния или алюминий. При этом важным достоинством ионной имплантации является то, что ионы, двигаясь по прямой линии, внедряются только в глубь пластины, а аналогия боковой диффузии (под маску) практически отсутствует.
В принципе ионную имплантацию, как и диффузию, можно проводить многократно, «встраивая» один слой в другой. Однако сочетание энергий, времен экспозиции и режимов отжига необходимое для многократной имплантации, оказывается затруднительным. Поэтому ионная имплантация получила главное распространение при создании тонких одинарных слоев.
Нанесение тонких пленок
Тонкие пленки не только являются основой тонкопленочных гибридных ИМС, но широко используются и в полупроводниковых интегральных схемах. Поэтому методы получения тонких пленок относятся к общим вопросам технологии микроэлектроники.
Существует три основных метода нанесения тонких пленок на подложку и друг на друга: термическое (вакуумное) и ионо-плазменное напыление, которое имеет две разновидности: катодное напыление и собственно ионно-плазменное.