
- •І.М. Черненко, о.І. Івон
- •Електронні елементи та вузли комп'ютерів
- •Дніпропетровськ, 2009
- •Передмова
- •Перелік вживаних скорочень
- •1.1. Загальні відомості, визначення
- •1.2. Способи представлення сигналів в обчислювальних пристроях. Системи числення.
- •Контрольні запитання
- •Розділ 2. Електронні ключі
- •2.1. Основні поняття. Класифікація, вимоги
- •2.2. Ключі на біполярних транзисторах
- •2.3 Ключі на польових (уніполярних) транзисторах
- •Контрольні запитання
- •Цифрової техніки
- •3.1 Математичні основи функціонування елементів та вузлів комп’ютерної електроніки
- •Контрольні запитання
- •4.1. Загальні поняття. Умовне зображення логічних елементів
- •4.2 Параметри елементів цифрової електроніки
- •4.3 Базові логічні елементи транзисторно-транзисторної логіки Шотткі (ттлш)
- •4.4 Базові логічні елементі на мон-транзисторах
- •4.5 Логічні елементи на польових транзисторах структури „метал-напівпровідник” з бар’єром Шотткі
- •Контрольні запитання
- •5.1 Загальні поняття і класифікація тригерів
- •5.2 Параметри тригерів
- •5.3 Асинхронні і синхронні rs-тригери
- •5.4 Асинхронні і синхронні d-тригери
- •5.5. Асинхронні і синхронні jk-тригери
- •5.7. Несиметричний тригер (тригер Шмітта)
- •5.8 Приклади використання тригерів
- •Контрольні запитання
- •Цифрових пристроїв
- •6.1. Інтегрувальні та диференціювальні
- •Сигналів на логічні елементи
- •6.2. Формувачі
- •6.3. Генератори поодиноких імпульсів (одновібратори)
- •6.4. Генератори (мультивібратори)
- •Контрольні запитання
- •7.1 Основні поняття, класифікація
- •7.2 Комбінаційні функціональні вузли
- •7.3. Комбінаційні арифметичні вузли
- •7.4. Послідовнісні вузли
- •Контрольні запитання
- •Та їх елементи
- •8.1 Основні поняття, класифікація
- •8.2 Параметри запам’ятовуючих пристроїв
- •8.3 Структури адресних запам’ятовуючих пристроїв
- •8.4. Динамічні запам’ятовуючі пристрої та їх елементи
- •8.5. Статичні запам’ятовуючі пристрої та їх елементи
- •8.6. Постійні запам’ятовуючі пристрої та їх елементи
- •Контрольні запитання
- •Список літератури Список основної літератури
- •Список рекомендованої літератури
Контрольні запитання
Дайте визначення бістабільної комірки і тригерного пристрою (тригера). Які входи у загальному випадку має пристрій керування тригера і, яке функціональне призначення цих входів?
За якими ознаками і як класифікують тригери цифрової електроніки?
Чому у цифровій електроніці більш широке застосування знайшли синхронні тригери з динамічним керуванням ?
Як позначаються входи зі статичним і динамічним керуванням на умовних зображеннях цифрових мікросхем ?
Які параметри мають тригери ?
Як у таблиці справжності, що описує логіку роботи тригера, урахувати його здатність зберігати інформацію ?
Напишіть таблицю справжності асинхронного RS-тригера і на її підставі визначте логічне рівняння такого тригера.
Поясніть фізичну сутність процесу регенерації, що відбувається за рахунок зворотних зв’язків в схеми RS-тригера (рис. 5.8) після його встановлення у симетричний стан.
На підставі логічного рівняння RS-тригера визначте його логічну структуру в базисі Шеффера ІНЕ, запишіть таблицю справжності для такого тригера.
Дайте визначення активного і пасивного логічних сигналів. Які логічні сигнали є активними і пасивними для логічних елементів АБО, АБОНЕ, І, ІНЕ ?
Як стан зберігання інформації і заборонений стан RS-тригера зв’язані з активними і пасивними сигналами на його інформаційних входах ? Чому заборонений стан RS-тригера називають також невизначеним станом ?
З урахуванням затримок логічних елементів 2ІНЕ побудуйте часові діаграми для RS-тригера з інверсними інформаційними входами (рис. 5.7а) і визначте з них параметри тригера tз.пер, tроз, fmax. В чому полягає сутність явища ризику збою, яке має місце при перемиканні тригерів ?
У базисі Шеффера ІНЕ нарисуйте схему синхронного RS-тригера зі статичним керуванням і побудуйте таблицю справжності такого тригера.
Нарисуйте схему синхронного двоступеневого RS-тригера керованого зрізом імпульсу і поясніть принцип його дії. Який вигляд має таблиця переходів такого тригера ?
Яким шляхом в схемі асинхронного D-тригера забезпечується виключення невизначеного стану і чому такий тригер не має стану зберігання інформації?
Для асинхронного D-тригера (рис. 5.17в) визначте тривалість затримки перемикання tз.пер, розділяючий час tроз і максимальну частоту перемикання fпер, якщо час затримки поширення сигналу для логічних елементів 2АБОНЕ дорівнює tзп = 10 нс.
Напишіть таблицю справжності асинхронного DV-тригера і на її підставі визначте логічне рівняння DV-тригера. Нарисуйте схему DV-тригера в базисі Шеффера і поясніть принцип її дії.
Поясніть принцип дії синхронного D-тригера керованого фронтом імпульсу, схема якого наведена на рис. 5.23а.
Напишіть таблицю переходів комбінованого DRS-тригера з прямим динамічним керуванням і інверсними входами попередньої установки ? В яких режимах може працювати такий тригер ? Чому в комбінованих тригерах входи попередньої установки мають більший пріоритет ніж інші входи тригера і якими правилами керуються при побудові часових діаграм вихідних сигналів таких тригерів ?
Запишіть таблицю справжності асинхронного JK-тригера і на її підставі визначте логічне рівняння такого тригера. За рахунок чого у JK-тригері виключено невизначений стан ?
Для схеми асинхронного JK-тригера (рис. 5.32) визначте частоту паразитної генерації при J=K=1, якщо логічні елементи 2ІНЕ мають час затримки tзп = 5 нс.
Який вигляд має таблиця переходів синхронного JK-тригера з керуванням зрізом імпульсу ? Поясніть принцип дії схеми такого тригера на рис. 5.35а.
Розгляньте роботу JK-тригера, принципова схема якого наведена на рис. 5.36, при надходженні на його вхід тактового сигналу, якщо він знаходиться у стані Q = 1,
= 0, а на інформаційних входах сигнали J = 0, K =1.
Який вигляд має таблиця переходів комбінованого JKRS-тригера з керуванням зрізом імпульсу і інверсними входами попередньої установки ?
Поясніть принцип дії JK-тригера з внутрішніми затримками (рис. 5.38).
Запишіть таблицю справжності T-тригера і на її підставі визначте логічне рівняння такого тригера. Чому такий тригер називають лічильним ?
На підставі логічних рівнянь T-тригера і синхронних JK- та D-тригерів визначте схеми увімкнення JK- та D-тригерів для одержання T-тригера.
Побудуйте часові діаграми сигналу на виході T-тригера, керованого фронтом імпульсу, при надходженні на його вхід послідовності прямокутних імпульсів.
Запишіть таблицю справжності TV-тригера. Яким логічним рівнянням описується цей тригер і як його можна реалізувати на основі T-тригера ?
Поясніть принцип дії схеми тригера Шмітта на рис. 5.48а.
Нарисуйте схему тригера Шмітта на інверторах КМОНТЛ і дискретних резисторах. Розрахуйте для неї значення опорів R1, R2, при яких ширина петлі гістерезиса передаточної характеристики тригера буде дорівнювати 2 В. Знайдіть значення напруг перемикання тригера U1пор і U0пор. Розрахунки виконати для напруги живлення Uсс = 10 В.
Для схеми синхронізатора на рис. 5.55а визначте значення ємності конденсатора С1, якщо в ній використана мікросхема КМОНТЛ КР1564ТМ2, що містить два DRS-тригера, які при напрузі живлення Ucc = 6 В мають значення часу затримки перемикання tз пер = 15 нс.
Розділ 6. СПЕЦІАЛЬНІ ЕЛЕМЕНТИ