
- •І.М. Черненко, о.І. Івон
- •Електронні елементи та вузли комп'ютерів
- •Дніпропетровськ, 2009
- •Передмова
- •Перелік вживаних скорочень
- •1.1. Загальні відомості, визначення
- •1.2. Способи представлення сигналів в обчислювальних пристроях. Системи числення.
- •Контрольні запитання
- •Розділ 2. Електронні ключі
- •2.1. Основні поняття. Класифікація, вимоги
- •2.2. Ключі на біполярних транзисторах
- •2.3 Ключі на польових (уніполярних) транзисторах
- •Контрольні запитання
- •Цифрової техніки
- •3.1 Математичні основи функціонування елементів та вузлів комп’ютерної електроніки
- •Контрольні запитання
- •4.1. Загальні поняття. Умовне зображення логічних елементів
- •4.2 Параметри елементів цифрової електроніки
- •4.3 Базові логічні елементи транзисторно-транзисторної логіки Шотткі (ттлш)
- •4.4 Базові логічні елементі на мон-транзисторах
- •4.5 Логічні елементи на польових транзисторах структури „метал-напівпровідник” з бар’єром Шотткі
- •Контрольні запитання
- •5.1 Загальні поняття і класифікація тригерів
- •5.2 Параметри тригерів
- •5.3 Асинхронні і синхронні rs-тригери
- •5.4 Асинхронні і синхронні d-тригери
- •5.5. Асинхронні і синхронні jk-тригери
- •5.7. Несиметричний тригер (тригер Шмітта)
- •5.8 Приклади використання тригерів
- •Контрольні запитання
- •Цифрових пристроїв
- •6.1. Інтегрувальні та диференціювальні
- •Сигналів на логічні елементи
- •6.2. Формувачі
- •6.3. Генератори поодиноких імпульсів (одновібратори)
- •6.4. Генератори (мультивібратори)
- •Контрольні запитання
- •7.1 Основні поняття, класифікація
- •7.2 Комбінаційні функціональні вузли
- •7.3. Комбінаційні арифметичні вузли
- •7.4. Послідовнісні вузли
- •Контрольні запитання
- •Та їх елементи
- •8.1 Основні поняття, класифікація
- •8.2 Параметри запам’ятовуючих пристроїв
- •8.3 Структури адресних запам’ятовуючих пристроїв
- •8.4. Динамічні запам’ятовуючі пристрої та їх елементи
- •8.5. Статичні запам’ятовуючі пристрої та їх елементи
- •8.6. Постійні запам’ятовуючі пристрої та їх елементи
- •Контрольні запитання
- •Список літератури Список основної літератури
- •Список рекомендованої літератури
Контрольні запитання
На яких базисах і типах логіки побудовані цифрові схеми сучасних комп’ютерів ?
Які параметри мають логічні елементи і як визначити їх статичну завадостійкість?
Яку структуру має інтегральний багатоемітерний транзистор (БЕТ) ? Поясніть природу паразитного транзисторного ефекту БЕТ і шляхи його подолання.
Нарисуйте схему базового логічного елемента ТТЛШ. Виходячи з рівнів U0 та U1 прийнятих у ТТЛШ для кодування логічних „0” та „1” і фізичних принципів роботи схеми побудуйте таблицю справжності базового елемента ТТЛШ.
Визначте завадостійкість базового елемента ТТЛШ відносно рівнів логічного „0” і „1”.
Поясніть причину, яка викликає стрибок струму в шині живлення при перемиканні елементів ТТЛШ. Які засоби використовують для боротьби з негативним впливом стрибка струму на роботу інтегральних мікросхем ТТЛШ ?
Які переваги і недоліки використання в схемах логічних елементів ТТЛШ вхідного каскаду на діодах Шотткі замість багатоемітерного транзистора Шотткі ?
Яким чином узгоджуються транзистори VT3, VT5 (рис. 4.4) і VT5, VT7 (рис. 4.7), що утворюють складовий транзистор в схемах базових логічних елементів ТТЛШ ?
Поясніть призначення ланцюгів R4, VT4 і R5, VT6 в схемах на рис. 4.4 і рис. 4.7.
Поясніть, чому використання зовнішніх резисторів у схемах на логічних елементах ТТЛШ може впливати на логіку роботи таких схем.
Який логічний стан (логічний „0” або „1”) буде на виході елемента, схема якого наведена на рис. 4.4, якщо між одним з його входів і загальною шиною (землею) увімкнути резистор з опором R = 5,2 кОм, а інший вхід залишити вільним ? При аналізі прийняти Uсс = 5 В, R1 = 4 кОм, U1min = 2,4 В U0max = 0,4 В.
Чому не можна об’єднувати виходи стандартних логічних елементів ТТЛШ ?
Виходи двох елементів ТТЛШ 2АБОНЕ з відкритим колектором об’єднали і підключили через резистор до шини живлення. Яка логічна функція буде реалізована на об’єднаному виході ?
Нарисуйте схему базового елемента ТТЛШ з трьома вихідними станами і поясніть принцип її роботи. Де використовують Z-стан логічних елементів ?
Для схеми базового елемента КМОНТЛ (рис. 4.18а) побудуйте таблицю справжності виходячи з рівнів U0 та U1 КМОНТЛ і фізичних принципів роботи схеми.
Чому елементи КМОНТЛ практично не споживають потужність у статичному режимі і які чинники зростання їх споживаної потужності у динамічному режимі ?
Які переваги і недоліки КМОНТЛ порівняно з ТТЛШ ?
Поясніть принцип дії кола (рис. 4.19) для захисту входів мікросхем КМОНТЛ.
Поясніть природу тиристорного ефекту в інтегральних структурах КМОНТЛ.
З якою метою в логічному елементі КМОНТЛ з відкритим стоком на рис. 4.21 використовується КМОН-ключ на транзисторах VT5, VT6 ?
Нарисуйте схему логічного елемента НЕ КМОНТЛ з трьома вихідними станами і поясніть принцип його дії.
До входів кон’юнктора 2І на діодах підключені елементи 2АБОНЕ КМОНТЛ. Яка логічна функція реалізується на виході кон’юнктора відносно вхідних змінних 2АБОНЕ ? Яка напруга логічного нуля U0 на виході кон’юнктора, якщо на виході елементів 2АБОНЕ U0 = 0 В, а пряме падіння напруги на діоді Uд.пр. = 0,8 В ?
Поясніть принцип дії польового транзистора з бар’єром Шотткі (ПТШ).
Нарисуйте стоко-затворні характеристики початково закритого и початково відкритого ПТШ.
Нарисуйте схему і поясніть принцип дії ключа на ПТШ.
Поясніть принцип дії логічного елемента на ПТШ, показаного на рис. 4.28.
Розділ 5. ТРИГЕРНІ ЕЛЕМЕНТИ ПАМ’ЯТІ ЦИФРОВИХ ПРИСТРОЇВ