Задание 2: Мультиплексор
2.1. Т.к. адрес 1002=410, то сигнал соответственно будет проходить со входа D4.
2.2. Коммутатор 8 каналов на 1:
Сигналы:
Если на вход стробирования Gподать S1, мультиплексор не будет корректно работать ни для одного из сигналов.
2.3. Мультиплексор как обобщенная логическая схема:
2
ИЛИ:
A |
B |
z |
0 |
0 |
0 |
0 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
3
И-НЕ:
A |
B |
C |
z |
0 |
0 |
0 |
1 |
0 |
0 |
1 |
1 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
1 |
1 |
0 |
0 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
0 |
2.4. Мультиплексор на 20 входов на основе КП2:
2010=101002, 5 разрядов:
Задание 3: Ждущий мультивибратор
Длительность импульса на выходе tu=13,5 мкс, Q=1,48, запускающий импульс инверсной полярности длит. 2 мкс с частотой следования 50 кГц.
Параметры микросхем серии К155:
U1 = 3.5 В, Uпор = 1.48 В, Iвх = 1.5 мА.
Схема ждущего мультивибратора на логических элементах 2И-НЕ:
tu = τ*ln(U1/Uпор), где τ = R*C;
величина R выбирается из условия: R*Iвх<Uпор, откуда:R<Uпор/Iвх.
Подставим значения: Uпор/Iвх=1.48 В/1.5 мА=0,99 кОм, выберем из стандартных номиналов R=910 Ом;
Находим величину ёмкости конденсатора:
τ = tu/ln(U1/Uпор) = 13,5 мкс/ln(3.5В/1.48 В) = 15,685 мкс
С = τ/R = 15,685 мкс/910 Ом = 17,24 нФ, выберем из стандартных номиналов С=18 нФ;
Период следования управляющих импульсов: T = Q*tu = 20 мкс.
Временные диаграммы сигналов на выходах и входах логических элементов и напряжения на конденсаторе:
Задание 4: Триггеры
В
опрос
4:
Схема статического синхронного D-триггера на логических элементах изображена справа.
На элементах DD1.1 и DD1.2 выполнена схема управления триггером, а на элементах DD1.3 и DD1.4 асинхронный RS–триггер.
Если уровень сигнала на входе C=0, состояние триггера устойчиво и не зависит от уровня сигнала на информационном входе D. При этом на входы асинхронного RS–триггера (DD1.3 и DD1.4) поступают пассивные уровни A=B=1.
При подаче на вход синхронизации уровня C=1 информация на прямом выходе Q будет повторять информацию, подаваемую на вход D.
Таблица переключений статического синхронного D-триггера:
Входы |
Внутренние выходы |
Выход |
||||
C |
D |
A |
B |
Qn |
Qn+1 |
|
0 |
0 |
1 |
1 |
0 |
0 |
хранение |
0 |
0 |
1 |
1 |
1 |
1 |
|
0 |
1 |
1 |
1 |
0 |
0 |
|
0 |
1 |
1 |
1 |
1 |
1 |
|
1 |
0 |
1 |
0 |
0 |
0 |
установка |
1 |
0 |
1 |
0 |
1 |
0 |
|
1 |
1 |
0 |
1 |
0 |
1 |
|
1 |
1 |
0 |
1 |
1 |
1 |
|
В ременные диаграммы для статического синхронного D-триггера:
