Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Шпаргалка по ОргЭвм.doc
Скачиваний:
125
Добавлен:
01.05.2014
Размер:
859.14 Кб
Скачать

Типовая структура вм на микропроцессорных наборах

ППД – память прямого доступа (RAM–randomaccessmemory);

ПЗУ – постоянное запоминающее устройство (ROM–readonlymemory)

АДП – адаптер (контроллер для подключения одного устройства).

ПДП – прямой доступ в память (DMA-direct memory access)

ГТ – генератор тактов (CLG–clockgenerator)

RSG–ResetGenerator

У- шина управления; А- шина адресов; Д- шина данных.

Кроме центрального процессора в состав современной ВМ могут входить сопроцессоры:

  • математический сопроцессор (NPR–numericalprocessor);

  • аналоговый процессор (APR–analogprocessor);

  • процессор цифровой обработки сигналов (ЦОС) (DSP-digitalsignalprocessor).

4

ПО ЭВМ:

  • прикладные ПС (самостоятельные программные продукты, готовые)

  • ПС поддержки технической разработки

  • инструментальное ПС (редакторы, трансляторы, компоновщики, отладчики)

  • ПС техобслуживания (тестирование инастройка)

  • индивидуальные ПС (для собственного пользовательского потребления)

  • управляющее ПС (ОС: упр. Вв/выв, файлами, задачами)

ОС взаимодействует с пользователем на 2 уровнях: командный и программный интерфейсы.

Режимы обработки программ:

  • монопольный (все ресурсы 1 проге, задержек нет)

  • мульти-программный (несколько программ одновременно и ресурсы распределяются по приоритетам)

  1. пакетный (совокупность заданий в файл bat)

  2. интерактивный (диалоговый) – юзеры обращаются к ПК с нескольких мониторов, запросы удовлетворяет программа в порядке поступления.

  3. реального масштаба времени – жесткое временное ограничение на обработку программ или запроса.

  4. распределенный (сетевой) режим

5

Процессорвыполняет две функции:

  • обработка данных в соответствии с заданной программой;

  • управление всеми устройствами машины.

Управление в соответствии с заданной программой представляется в виде последовательности команд в цифровой форме. Каждая из команд имеет две части:

Операционная часть

адресная часть

Операционная часть - задает код операции и режим ее выполнения. Адресная часть – содержит сведения о размещении операндов (данных): непосредственно сами значения данных, адреса данных в памяти или сведения для определения адресов размещения данных в памяти. Формирование исполнительного адреса – этап перехода от сведений об адресе к самому адресу. В адресной части могут быть сведения об отсутствии операндов (нульадресная или безадресная команда ) и от одного (одноадресная команда) до трех операндов (трехадресная команда).

Типовая структура процессора и основной памяти

АЛУ - арифметико-логическое устройство.

РОНы - регистры общего назначения (от 8 до нескольких сотен штук).

Рг СС - регистр слова состояния. Содержит текущее состояние процессора, в который входит уровень приоритета текущей программы, биты условий {j}завершения последней команды, режим обработки текущей команды. Возможны следующие режимы обработки (в порядке возрастания уровня):

  • UserMode- режим пользователя; в этом режиме не могут выполнятся системные команды (команды изменения состояния процессора и команды ввода- вывода);

  • SuperVisorMode- режим супервизора; обеспечивается выполнение всех команд ввода- вывода;

  • KernelMode- режим ядра; возможно выполнение всех команд процессора.

ПС - программный счетчик. Содержит адрес текущей команды и автоматически наращивается для подготовки адреса следующей команды (исключение составляет команда перехода);

Рг Команд - регистр команд. Содержит код исполняемой в данный момент команды;

ДешКОПиРА – дешифратор кода операции и режимов адресации;

Форм-льУС – формирователь управляющих сигналов { Уi};

РАП - регистр адреса памяти; РДП - регистр данных памяти;

РгУС – регистр управляющего слова контроллера памяти;