Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Лекции_часть_3.docx
Скачиваний:
50
Добавлен:
07.05.2019
Размер:
229.94 Кб
Скачать

Лабораторная работа №2.2.Б.

Задание:

Синтезировать асинхронный ЗЭ в соответствии с четвертой минимальной формой на элементах И-ИЛИ-НЕ.

Sn , Rn

Qn

00 01 11 10

0

1

0

0

1

1

1

0

0

1

Синхронные элементы памяти, используемые в мкс.

Рассмотрим синхронный RS-триггер, построенный на элементах И-НЕ и запишем уравнение, организующее переключение триггера, при воздействии информационных и синхронизирующих сигналов.

СС-сигнал синхронизации.

Д инамику переключения во входной логике информационных сигналов и на элементе памяти рассмотрим на тестирующей временной диаграмме:

На первом интервале тестирования t1 значения управляющих сигналов z1 и z2 определяются соотношением:

и не приводят к изменению исходного установившегося состояния элемента памяти.

(Qn+1 , Qn+1 ~ Qn , Qn)

Оценка динамических свойств синхронных элементов памяти позволяет предъявить требования к запаздыванию в компонентах элементной базы, используемых для построения синтезируемого устройства.

2  min

Выполнение этого условия позволяет синтезировать элемент с максимальным быстродействием, с точки зрения переходных процессов синтезируемой схемы.

Синтезировать двухступенчатый элемент памяти, работающий в парафазном коде.

Использование парафазного кода позволяет исключить из цикла работы цифрового устройства фазу его установки исходного состояния и таким образом повысить быстродействие устройства минимум на один такт автоматного времени.

В качестве элементной базы выберем элементы: И-НЕ, ИЛИ-НЕ, И.

Установка элемента в единичное состояние осуществляется управляющим сигналом z1 при обязательном выполнении условия не совпадения во времени синхронизирующих сигналов 1 и 2. Нулевое состояние памяти синхронизируется сигналом z2.

Синхронные элементы памяти для последовательных регистров (d - триггеры).

Синхронный двухступенчатый D триггер может быть построен с использованием RS - триггеров, управляемых одновременно информационным и синхронизирующим сигналом.

Переключение синхронного D - триггера определяется временными соотношениями между информационным Dn и синхронизирующим сигналом. Установка первой ступени RS1 в установившееся состояние, заканчивается момент окончания действия сигнала синхронизации. Временные соотношения между Dn и СС такие же, как и у рассматриваемого синхронного RS - триггера.

Состояние RS1 переписывается в ступень RS2, только после завершения действия на схему сигнала синхронизации, что обеспечивает устойчивый сдвиг информационного сигнала на один такт сигнала синхронизации.

Временная диаграмма работы D – триггера.

Возможны и другие принципы построения D - триггеров, а именно, перевод универсальных запоминающих элементов в режим работы специализированных элементов памяти.

С позиции однородности структуры устройств, использующие эти элементы. Второй подход предпочтительней. При построении специальных вычислителей, он приводит к недопустимо большим аппаратным затратам.

Различают универсальные и специализированные элементы для запоминающего устройства. К первым относятся универсальные JK, DF и другие триггеры, которые обладают аппаратной избыточностью и предоставляют разработчику возможность построения запоминающего устройства однородной структуры, что приемлемо при отсутствии ограничений на потребляемую мощность и габаритные характеристики. Если же подобные ограничения существуют, что характерно для специализированных запоминающих устройств, то предпочтительнее в качестве их элементов использовать специальные триггеры.