
- •Методическое указание о структуре построения ответа.
- •1. Триггеры
- •2.Регистры.
- •2.1. Определение
- •2.2.Классификация.
- •2.3. Регистры приема и передачи информации.
- •2.3.1. Двухтактный регистр на rs- триггерах.
- •2.3.2. Парафазный регистр
- •2.3.3. Сдвигающий регистр
- •2.3.3.1. Определение
- •2.3.3.2.Описание работы схемы.
- •3. Счетчики
- •3.1. Определение.
- •3.2. Классификация счетчиков.
- •3.3.Основные характеристики счетчиков.
- •3.4. Схема счетчика с непосредственными связями с последовательным переносом
- •4.Дешифраторы
- •4.1. Определение
- •Число элементов одноступенчатого дешифратора определяется числом выходов.
- •4.2.Классификация дешифраторов.
- •4.3.Схема линейного дешифратора
- •4.4.Схема двухступенчатого дешифратора.
- •5.Сумматоры
- •5.1. Определение
- •5.2.Классификация
- •5.3.Одноразрядный полный сумматор.
- •6. Цифро-аналоговое преобразование
- •6.1.Понятие аналого-цифровой системы.
- •6.2. Математический аппарат построения преобразователей типа «код—напряжение»
- •6.3.Схема цап « код- напряжение» параллельного типа.
4.Дешифраторы
4.1. Определение
Дешифратор — логическая схема, соджержащая n входов и 2n выходов b преобразующая n-разрядное двоичное слово в соответствующий управляющий сигнал, который возникает только на одном из его выходов. Другими словами, дешифратор представляет собой совокупность схем И, формирующих управляющий сигнал на одном из выходов, в то время как на остальных выходах сигналы отсутствуют.
В табл.2. отражены возможные состояния дешифратора на три входа (п=3) и восемь выходов.
Таблица 2
Х1 |
Х2 |
Х3 |
Y0 |
Y1 |
Y2 |
Y3 |
Y4 |
Y5 |
Y6 |
Y7 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
1 |
1 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
1 |
1 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
Выходы дешифратора имеют нумерацию, совпадающую с десятичным представлением двоичного числа от 0 до п—1. Если, например, слово на входе имеет код 101 (табл. ), то единичный сигнал будет только на
__
пятом выходе дешифратора, т.е Y5=1. Действительно, если на элемент И5 поступает код X1X2X3 (X1=1, X2=0, X3=1), то на всех выходах дешифратора, кроме Y5, будут логические 0.
Число элементов одноступенчатого дешифратора определяется числом выходов.
4.2.Классификация дешифраторов.
По способу организации дешифрации слова дешифраторы подразделяют на одноступенчатые (линейные) и многоступенчатые (прямоугольные, пирамидальные).
По типу используемых элементов различают дешифраторы диодные, транзисторные и магнитные. На этих элементах составляются схемы И, которые и используются в дешифраторах.
В настоящее время схемы дешифраторов выпускаются в интегральном исполнении.
Полный дещифратор — дешифратор, имеющий столько выходов? сколько различных комбинаций может иметь n-разрядное двоичное число на его_входах, т.е. m = 2 n