Скачиваний:
51
Добавлен:
21.02.2014
Размер:
1.14 Mб
Скачать

4.4 Программируемый интервальный таймер (пит)

Рисунок 23 - Схема программируемого интервального таймера К580ВИ53

В состав таймера входят три независимых 16-разрядных вычитающих счетчика, схема управления вводом—выводом, регистры режимов работы счетчиков и буфер ШД, через который осуществляется обмен информацией между МП и таймером. Счетчики ПИТ могут работать в диапазоне частот от 0 до 2 МГц в двоичном и двоично-десятичном кодах.

Через буфер ШД в счетчики ПИТ можно загрузить начальные значения по сигналам ЗП и считать текущее значение по сигналам ЧТ, Входными считаемыми сигналами для счетчиков являются сигналы Вх, по заднему фронту которых счетчики выполняют операцию декрементирования своего содержимого. До тех пор, пока на ПИТ не подан сигнал , операции записи и чтения невозможны, однако сигнал на работу счетчиков влияния не оказывает. Сигналы на входы А1-0 подаются с соответствующих линий ША и адресуют один из внутренних регистров ПИТ.

Инициализация и управление работой ПИТ, как и других интерфейсных БИС, осуществляется с использованием управляющих слов, загружаемых в регистры режимов работы, и ограниченного числа линий управления и адресации.

Двухразрядное поле ВР1-0 выбора регистра режима адресует регистр режима для счетчиков 0, 1 или 2. Поле ЧЗ1-0 чтения/записи определяет порядок считывания текущего значения адресуемого счетчика или загрузки в него начального значения. В поле РЖ1-0 кодируется один из шести возможных режимов работы адресуемого счетчика. И, наконец, разряд К определяет код, в котором работает счетчик.

Рисунок 24 - Формат управляющего слова

Таблица 4 - Функции управляющих и адресных входных сигналов

Заключение

В результате курсового проектирования в соответствии с заданным вариантом разработана микропроцессорная система на базе микроконтроллера К1816ВЕ48. На основании анализа функционирования данного микроконтроллера разработан процессорный модуль и интерфейс микропроцессорной системы.

В соответствии с техническим заданием разработана подсистема памяти на базе БИС ОЗУ К134РУ6, БИС ПЗУ К556РТ6.

Для обеспечения полноценного и бесперебойного функционирования микропроцессорной системы разработана подсистема ввода/вывода и прерываний.

На основании анализа структурных схем устройств, входящих в разрабатываемую микропроцессорную систему, а также на основании выбранного способа подключения данных устройств к магистралям составлена структурная схема микропроцессорной системы.

Список использованной литературы

  1. Горбунов В.Л. Микропроцессоры. Основы построения микроЭВМ / В.Л.Горбунов, Д.И.Панфилов, Д.Л. Преснухин. – М.: Высшая школа, 1986.

  2. Грицюк С.Н., Власов В.В. Методические указания к курсовому проектированию по дисциплине «Микропроцессорные устройства систем управления» / С.Н. Грицюк, В.В. Власов. – Саратов, 2006.

  3. Каган Б.М. Основы проектирования микропроцессорных устройств автоматики / Б.М.Каган, В.В.Сташин. – М.: Энергоатомиздат, 1990.

  4. Лебедев О.Н. Микросхемы памяти и их применение / О.Н. Лебедев. – М.: Радио и связь, 1990.

  5. Новиков Ю.В., Скоробогатов П.К. Основы микропроцессорной техники / Ю.В. Новиков, П.К. Скоробогатов. – М.: ИНТУИТ.РУ, 2003.

  6. Сташин В.В. Проектирование цифровых устройств на однокристальных микроконтроллерах / В.В.Сташин, А.В.Урусов, О.Ф.Мологонцева. – М.: Энергоатомиздат, 1990. – 224с.

  7. Хвощ С.Т., Варлинский Н.Н. Микропроцессоры и микроЭВМ в системах автоматического управления: справочник / С.Т. Хвощ, Н.Н. Варлинский, Е.А. Попов. – Л.: - Машиностроение, 1987.

  8. Щелкунов Н.Н., Дианов А.П. Микропроцессорные средства и системы / Н.Н. Щелкунов, А.П. Дианов. - М.: Радио и связь, 1989.

ПРИЛОЖЕНИЕ А

(обязательное)

Графическая часть

1 Уточненная структурная схема микропроцессорной системы 52

2 Структура микроконтроллера К1816ВЕ48 53

3 Цоколевка корпуса ПЗУ К556РТ6, Буферный регистр КР580ИР82,

Шинный формирователь К580ВА86 54

4 Схема ПКП К580ВН59, Схема КПДП К580ВТ57,

Схема ПИТ К580ВИ53 55

Соседние файлы в папке МП К1816ВЕ4