Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Arhitektura_i_organizatsia_EVM2.doc
Скачиваний:
42
Добавлен:
23.11.2018
Размер:
149.5 Кб
Скачать

Тема 1

Какое состояние имеют входы четырехвходового шифратора, если состояние его выходов равно 11? 1000

Какое состояние входов является запрещенным для запоминающей ячейки, реализованной на элементах "И-НЕ"? S=0, R=0

В каком типе триггерных схем изменение состояния возможно многократно за период действия синхросигнала при изменении состояния входных сигналов? в статическом триггере

Какое состояние имеет выход 6 трехвходового дешифратора, если состояние его входов равно 101 ? 0

Какую функцию выполняет вторая ступень двухступенчатого триггера? сохранение состояния первой ступени после изменения уровня синхросигнала, обеспечившего прием новой информации в первую ступень

При каком значении синхросигнала переключается статический триггер? в любое время за период действия разрешающего уровня синхросигнала

При каком состоянии входов запоминающая ячейка, реализованная на элементах "И-НЕ", не изменит своего состояния? S=1, R=1

Какое состояние имеет выход 7 трехвходового дешифратора с инверсными выходами, если состояние его входов равно 101? 1

Какое состояние имеет выход 5 трехвходового дешифратора, если состояние его входов равно 101? 1

При каком значении синхросигнала переключается динамический триггер? в момент изменения уровня синхросигнала

При каком состоянии входов запоминающая ячейка, реализованная на элементах "И-НЕ", установится в состояние "1"? S=0, R=1

При каком состоянии входов запоминающая ячейка, реализованная на элементах "И-НЕ", установится в состояние "0"? S=1, R=0

Тема 2

Какое состояние имеет четырехразрядный суммирующий счетчик, предварительно сброшенный в "0", после поступления на его счетный вход 20-ти сигналов? 4

От чего зависит время задержки асинхронного счетчика? от разрядности счетчика. от времени задержки триггеров, составляющих счетчик

Какие типы триггеров можно использовать для построения регистра хранения? триггер любого указанного типа

Какой счетчик называется реверсивным? счетчик, состояние которого может как увеличиваться, так и уменьшаться на "1" в зависимости от того, на какой счетный вход поступает сигнал

Какие функции может выполнять регистр сдвига? хранение информации. сдвиг информации на фиксированное количество разрядов, установленное при его проектировании. асинхронная одновременная установка всех разрядов регистра в "0"

Для каких целей может использоваться сдвиговый регистр в АЛУ, выполняющем умножение чисел в прямом коде со старших разрядов множителя? для сдвига множимого на очередном шаге

Сколько входов для последовательного ввода информации имеется в регистре, осуществляющем сдвиг в одну сторону? 1

Какое состояние имеет трехразрядный суммирующий счетчик, предварительно сброшенный в "0", после поступления на его счетный вход 10-ти сигналов? 2

Что характеризует триггерные схемы, составляющие регистр хранения? общий сигнал синхронизации

Регистры сдвига строятся на двухступенчатых триггерах для того, чтобы отделить фазу приема новой информации в первую ступень от изменения состояния второй ступени

Сколько асинхронных входов сброса в "0" имеет регистр хранения? 1

Какое состояние имеет четырехразрядный суммирующий счетчик, предварительно сброшенный в "0", после поступления на его счетный вход 10-ти сигналов? 10

При каком состоянии синхросигнала на входе сдвигового регистра, построенного на двухступенчатых триггерах с прямой статической синхронизацией, состояния первой и второй ступеней могут отличаться? Ничего не выбирать

Тема 3

Какова разрядность регистра множимого RGX (без учета знакового разряда) в АЛУ, выполняющем операцию умножения n-разрядных чисел, заданных в прямом коде, со старших разрядов множителя? 2n разрядов

Какие функции должен выполнять регистр результата RGZ в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, с младших разрядов множителя? сдвиг в сторону младших разрядов. сброс в "0". Загрузка

Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата в случае суммирования чисел, заданных в дополнительном коде, по сравнению с суммированием модулей чисел? не изменится

Откуда в арифметико-логическое устройство поступают управляющие сигналы? из устройства управления

Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, с младших разрядов множителя? сдвиг в сторону младших разрядов. загрузка

Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием чисел, заданных в дополнительном коде? увеличится

Какова разрядность регистра множимого RGX (без учета знакового разряда) в АЛУ, выполняющем операцию умножения n-разрядных чисел, заданных в прямом коде, с младших разрядов множителя? n разрядов

Каким образом в арифметико-логическом устройстве при выполнении умножения чисел, заданных в дополнительном коде, с младших разрядов множителя осуществляется переход к анализу очередного разряда множителя? сдвигом регистра множителя на 1 разряд вправо

Какой сигнал необходимо подавать на вход С0 сумматора в АЛУ, выполняющем операцию умножения чисел, заданных в обратном коде? сигнал переноса, вырабатываемый сумматором

Какие функции должен выполнять регистр множимого RGX в АЛУ, выполняющем операцию умножения чисел, заданных в прямом коде, со старших разрядов множителя? сдвиг в сторону младших разрядов. Загрузка

Какая операция соответствует действию |X | = |X |·2-1 в арифметико-логическом устройстве? сдвиг на один разряд вправо

Как изменится максимальное время между подачей слагаемых на вход комбинационного сумматора и получением результата на его выходе в случае суммирования чисел, заданных в обратном коде, по сравнению с суммированием модулей чисел? увеличится

Какие функции должен выполнять регистр множителя RGY в АЛУ, выполняющем операцию умножения чисел, заданных в дополнительном коде, с младших разрядов множителя? Загрузка

Из каких основных устройств состоит ЭВМ? арифметико-логическое устройство. запоминающее устройство. устройство управления

Тема 4

На какие типы делятся устройства управления? микропрограммное УУ. УУ с жесткой логикой

Какие преимущества имеет микропрограммное устройство управления по сравнению с устройством управления схемного типа? более легкое первоначальное проектирование. более легкая перенастройка

Какие блоки входят в состав схемного устройства управления? датчик сигналов. блок управления операциями. дешифратор кода операции

Какая информация используется при работе устройства управления? код операции выполняемой команды. признаки результата предыдущей команды, хранящиеся в регистре признаков

Какие схемные решения используются при построении датчика сигналов? на основе счетчика и дешифратора. на основе сдвигового регистра

От чего зависит количество слов в памяти микропрограмм микропрограммного устройства управления? от количества команд, составляющих систему команд ЭВМ. от количества микрокоманд, необходимых для выполнения отдельных команд ЭВМ

Как называется совокупность микроопераций, выполняемых в одном такте? микрокоманда

Чем определяется количество управляющих сигналов, вырабатываемых устройством управления? количеством микроопераций, выполняемых всеми устройствами ЭВМ

Какие блоки входят в состав микропрограммного устройства управления? преобразователь адреса микрокоманды. память микропрограмм

Как называется совокупность микрокоманд, предназначенная для выполнения некоторой функционально законченной последовательности действий? Микропрограмма

Какие преимущества имеет устройство управления схемного типа по сравнению с микропрограммным устройством управления? более высокое быстродействие

От чего зависит разрядность памяти микропрограмм микропрограммного устройства управления? от количества микроопераций, выполняемых всеми устройствами ЭВМ

Какое из понятий соответствует действию, выполняемому одним управляющим сигналом за один такт? Микрооперация

Каково назначение устройства управления в ЭВМ? выработка сигналов, необходимых для согласованной работы всех узлов и устройств ЭВМ

Какой из датчиков сигналов имеет лучшее быстродействие (считая, что все используемые в датчиках элементы имеют одинаковое быстродействие)? на основе сдвигового регистра

Тема 5

Чем определяется быстродействие запоминающего устройства при считывании информации? временем, затрачиваемым на поиск нужной информации в памяти. временем, затрачиваемым на считывание информации

Чем определяется емкость памяти? количеством адресуемых элементов. количеством разрядов, составляющих одну ячейку

Сколько БИС с организацией 1К слов по 8 разрядов потребуется для построения ЗУ с организацией 16К слов по 16 разрядов? 32

Какое из представленных запоминающих устройств в составе одной ЭВМ обладает наиболее высоким быстродействием? кэш-память

Чем определяется время обращения к регистровой памяти? частотой синхронизации микропроцессора

Сколько БИС с организацией 8К слов по 16 разрядов потребуется для построения ЗУ с организацией 1К слов по 32 разряда? построить ЗУ с такой организацией на заданных типах БИС невозможно

Какие основные параметры характеризуют запоминающее устройство? Емкость. Быстродействие

В запоминающем устройстве какого типа время доступа не зависит от места расположения участка памяти? с произвольным доступом

Какое из запоминающих устройств в составе одной ЭВМ обладает наибольшей емкостью? внешняя память

Чем определяется быстродействие запоминающего устройства при записи информации? временем, затрачиваемым на поиск места в памяти, предназначаемого для хранения информации. временем, затрачиваемым на запись информации

Сколько входов имеет дешифратор в запоминающем устройстве с организацией 16К слов по 16 разрядов, построенном на БИС с организацией 1К слов по 8 разрядов? 4

Чем характеризуется идеальное запоминающее устройство? бесконечно большой емкостью и бесконечно малым временем обращения

Сколько БИС с организацией 1К слов по 16 разрядов потребуется для построения ЗУ с организацией 16К слов по 32 разряда? 32

Какова минимальная адресуемая ячейка памяти в современных ЭВМ? 1 байт

Сколько БИС с организацией 1К слов по 1 разряд потребуется для построения ЗУ с организацией 4К слов по 4 разряда? 16

Тема 6

Какую длину может иметь непосредственный операнд в 16-разрядном микропроцессоре? 8 бит, 16 бит

Какие регистры можно использовать при базово-индексной адресации в 16-разрядном микропроцессоре? SI, BX, BP

Значения каких регистров изменяются при выполнении команд внутрисегментных безусловных переходов? IP

Значения каких регистров изменяются при выполнении команд межсегментных переходов? CS, IP

Какие регистры можно использовать при косвенной адресации в 16-разрядном микропроцессоре? BX, DI

Какова разрядность эффективного адреса 16-разрядного микропроцессора? 16 бит

Каково назначение признака s в командах, использующих непосредственный операнд? для возможного сокращения длины команды в случае короткого непосредственного операнда

Какой из сегментных регистров используется по умолчанию при формировании физического адреса операндов, находящихся в оперативной памяти, при режимах адресации, не использующих для формирования эффективного адреса регистр BP? DS

Значения каких регистров изменяются при выполнении команд условных переходов? CS, IP , DS, SX нет

Какие из режимов адресации не используются в системе команд 16-разрядного микропроцессора? Автоинкрементный, автодекрементный

Какие регистры можно использовать при косвенной адресации в 16-разрядном микропроцессоре? BX, DI

Какова максимальная длина команды 16-разрядного микропроцессора? 6 байт

Какое сочетание режимов адресации двухоперандной команды невозможно в системе команд 16-разрядного микропроцессора? II

Какие регистры можно использовать при относительной базово-индексной адресации в 16-разрядном микропроцессоре? SI, BX, DI, BP

Какую длину имеет непосредственный операнд в 16-разрядном микропроцессоре при значении признака w=1? 2 байта

Какую длину имеет команда прямого межсегментного перехода? 5 байтов

Какова разрядность физического адреса 16-разрядного микропроцессора? 20 бит

Тест 7

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD CL, 12h

80C112h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD AL,25h

0425h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD AX, 1234h

053412h

Представьте в машинном виде следующую команду (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD DI, [DI]

033Dh

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB [DI+12h], DX

295512h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB [DI+12h],3456h

816D125634h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD [BX+SI], AX

8200h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB AL,25h

2C25h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD [SI+12h],7856h

8144125678h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD AX,253Ah

053A25h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD AL, 12h

0412h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): ADD DH, 12h

80C612h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB [SI+12h], DX

295412h

Представьте следующую команду в машинном виде минимальной длины (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): SUB [SI+12h],7856h

816C125678h

Тема 8

Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP) = 5B4Fh и осуществляющей переход на команду по адресу 5B8Dh. 3Ch

Определите адрес команды, которая будет выполняться после команды перехода 7407h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 0, SF = 1, CF = 0, OF = 1. FFFFh

Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP)=C324h и осуществляющей переход на команду по адресу C355h. 2Fh

Определите адрес команды, которая будет выполняться после команды перехода 7007h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 0, SF = 1, CF = 0, OF = 1. 0006h

Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): 2AA71234h

SUB AH,[BX+3412h]

Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP)=673Ah и осуществляющей переход на команду по адресу 672Bh. EFh

Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): 2В871234h

SUB AX,[BX+3412h]

Определить смещение, которое должно быть указано в команде близкого внутрисегментного перехода, расположенной по адресу (IP) = 5BF6h и осуществляющей переход на команду по адресу 4B8Dh. 95h

Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): 0310h

ADD DX, [BX+SI]

Определите адрес команды, которая будет выполняться после команды перехода 7007h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 1, SF = 0, CF = 0, OF = 1. 0004h

Определите адрес команды, которая будет выполняться после команды перехода 7808h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 1, SF = 0, CF = 0, OF = 1. FFFFh

Определить смещение, которое должно быть указано в команде короткого внутрисегментного перехода, расположенной по адресу (IP)=243Ch и осуществляющей переход на команду по адресу 24C3h. переход по указанному адресу невозможен

Определите адрес команды, которая будет выполняться после команды перехода 7807h, расположенной по адресу (IP)=FFFDh, при следующих значениях флагов: ZF = 0, SF = 1, CF = 0, OF = 1. 0004h

Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): 812C1234h

SUB [SI], 3412h

Представьте в символическом виде команду, имеющую следующий машинный код (при ответе на этот вопрос можно пользоваться таблицами кодирования команд и режимов адресации): 0110h

ADD [BX+SI], DX

Тема 9

От чего зависит время выполнения команд умножения? от значения множителя. от режима адресации операнда, расположенного в памяти

Почему команда условного перехода выполняется дольше при выполнении условия перехода, чем при невыполнении? необходимо новое заполнение очереди команд в микропроцессоре

Какое количество тактов будет выполняться следующая команда? ADD DX,[BX+DI+123H] Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса. 17

Как зависит время считывания операнда-слова от его месторасположения в оперативной памяти? увеличивается, если операнд не выровнен по границе слова

Почему считывание из памяти операнда-слова, не выровненного по границе слова, занимает больше времени, чем выровненного операнда? считывание невыровненного операнда требует двух обращений к памяти, вместо одного обращения для выровненного операнда

Какое количество тактов будет выполняться следующая команда SS: SUB DX, [BX] Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса. 16

Почему арифметические команды формата "память-регистр" выполняются дольше, чем команды формата "регистр-память" при одинаковом режиме адресации памяти? запись результата в память требует больше времени, чем запись результата в регистр

От чего зависит время выполнения арифметической команды? ?

Какое количество тактов будет выполняться следующая команда ES: SUB [123h], DX Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса 24

Как влияет замена сегментного регистра, используемого по умолчанию для адресации операнда в памяти, на длительность выполнения команды? увеличивает время выполнения команды

Какое количество тактов будет выполняться следующая команда? ADD [BX+123H],DX Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса. 25

Для сокращения времени выполнения программы, имеющей циклические участки, требуется обработку информации на циклических участках проводить, по возможности, в регистровой памяти микропроцессора

Какое количество тактов будет выполняться следующая команда? ADD [BX+123H],DX Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса. 25

Арифметические команды какого формата: "память-регистр" или "регистр-память" ­– выполняются дольше при одинаковом режиме адресации памяти? память-регистр

Какое количество тактов будет выполняться следующая команда? ES: ADD [BX], 12H Операнды в памяти выровнены по границе слова. При ответе на этот вопрос можно пользоваться таблицами времени выполнения команд и времени вычисления эффективного адреса. 23

В каком случае команда условного перехода выполняется дольше? при выполнении условия перехода

Тема 10

На каком этапе происходит выполнение операции в АЛУ? на 4-м

Почему при формировании физического адреса содержимое сегментного регистра умножается на 16? чтобы увеличить объем адресного пространства, к которому может обращаться микропроцессор

Какова разрядность сегментных регистров в 32-разрядном микропроцессоре? 16

Содержимое каких регистров меняется при формировании адреса следующей команды в персональной ЭВМ при отсутствии команд перехода? IP

Какие из блоков, входящих в состав 32-разрядного микропроцессора, отсутствовали в структуре 16-разрядного микропроцессора? блок управления защитой. кэш-память. блок управления переключением задач

Сколько сегментных регистров имеется в микропроцессоре с архитектурой IA-32? 6

Как изменится количество этапов выполнения команды пересылки данных MOV [BX+5],AX по сравнению с командой сложения? не изменится

На каком этапе происходит запись результата операции по адресу приемника результата? на 5-м

Какие дополнительные возможности адресации операндов имеются в системе команд 32-разрядных микропроцессоров по сравнению с 16-разрядными? использование любого из восьми регистров общего назначения при формировании адреса. масштабирование содержимого индексного регистра. использование 8-, 16- и 32-разрядных смещений при относительной адресации

Какие действия выполняются в ЭВМ на 4-м этапе выполнения линейной команды? выполнение операции в АЛУ

Из каких блоков состоит диспетчер памяти 32-разрядного микропроцессора? блок управления страницами. блок сегментации

Сколько 32-разрядных регистров общего назначения представлено в микропроцессоре с архитектурой IA-32? Ничего не выбирать

С каким этапом совмещается этап формирования адреса следующей команды? с 1-м

Содержимое каких регистров меняется при формировании адреса следующей команды в персональной ЭВМ при отсутствии команд перехода? IP

Сколько сегментных регистров содержит микропроцессор с архитектурой IA-32? 6

Тема 11

Какие преимущества обеспечивает конвейерный принцип обработки информации (при идеальном конвейере)? уменьшение времени выполнения программы. повышение скорости загрузки блоков микропроцессора

Чем определяется длительность такта работы микропроцессора при конвейерной обработке информации? длительностью самого длинного этапа выполнения команды при последовательной обработке. имеющимися на данный момент технологическими возможностями производства микропроцессорных БИС

Какова длительность выполнения 10 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс? 140 нс

Как называются конфликты в конвейере, возникающие в том случае, когда аппаратные средства микропроцессора не могут поддерживать все возможные комбинации команд в режиме одновременного выполнения с совмещением? структурные

Чем характеризуется идеальный конвейер? отсутствием конфликтов

Какова длительность выполнения 30 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс? 340 нс

Какими средствами при конвейерной обработке информации обеспечивается повышение производительности работы микропроцессора? совмещением выполнения различных этапов различных команд в различных блоках микропроцессора

Какова длительность выполнения 100 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс? 1040 нс

Как называются конфликты в конвейере, возникающие при конвейеризации команд переходов? по управлению

Каковы причины возникновения структурных конфликтов в конвейере? недостаточное дублирование некоторых ресурсов. некоторые ступени отдельных команд выполняются более одного такта

Как изменяется длительность такта при переходе от последовательного выполнения команд к конвейерному? увеличивается

Какова длительность выполнения 20 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс? 240 нс

Какова длительность выполнения 15 команд в идеальном 5-ступенчатом конвейере при длительности такта 10 нс? 190 нс

Как называются конфликты в конвейере, возникающие в случаях, когда выполнение одной команды зависит от результата выполнения предыдущей команды? по данным

Какие из действий не выделяются в пятиступенчатом конвейере в отдельный этап? формирование признака результата. формирование адреса следующей команды

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]