
все
.docЗапитання 31: Множина варіантів
Мікропроцесори ARM9 належать до наступної архітектури
CISC
RISC
VLIW
ПЛІС
DSP
Запитання 32: Множина варіантів
Мікропроцесори ARM6 належать до наступної архітектури
CISC
RISC
VLIW
ПЛІС
DSP
Запитання 33: Множина варіантів
Прямий доступ до пам'яті - це
передача
даних між пам'яттю і пристроями
введення-виведення без участі процесора.
передача
даних між пам'яттю і пристроями
введення-виведення з використанням
лише одного обчислювального ядра
процесора.
можливість
процесора працювати з пам'яттю.
Запитання 34: Відповідність (графічне)
навести відповідники абревіатурам:
|
A. SISD B. MISD C. SIMD D. MIMD |
Запитання 35: Множина варіантів
векторні комп'ютери є підкласом
SIMD
SISD
MISD
MIMD
Запитання 36: Множина варіантів
координатний комутатор (crossbar switch) призначений для
взаємодії
ядер SMP-системи
взаємодії
вузлів кластера
взаємодії
вузлів локальної мережі
Запитання 37: Множина варіантів
NUMA-системи - це системи з ...
неоднорідним
доступом до пам'яті
однорідним
доступом до пам'яті
з
когерентною кеш-пам'яттю
організацією
пам'яті комп'ютера для використання в
багатопроцесорних системах, в яких
локальні пам'яті (як правило, DRAM) в кожному
вузлі використовуються як кеш-пам'ять.
Запитання 38: Множина варіантів
UMA-системи - це системи з ...
неоднорідним
доступом до пам'яті
однорідним
доступом до пам'яті
з
когерентною кеш-пам'яттю
організацією
пам'яті комп'ютера для використання в
багатопроцесорних системах, в яких
локальні пам'яті (як правило, DRAM) в кожному
вузлі використовуються як кеш-пам'ять.
Запитання 39: Множина варіантів
COMA-системи - це системи з ...
неоднорідним
доступом до пам'яті
однорідним
доступом до пам'яті
з
когерентною кеш-пам'яттю та неоднорідним
доступом до пам'яті
організацією
пам'яті комп'ютера для використання в
багатопроцесорних системах, в яких
локальні пам'яті (як правило, DRAM) в кожному
вузлі використовуються як кеш-пам'ять.
Запитання 40: Множина варіантів
ccNUMA-системи - це системи з ...
неоднорідним
доступом до пам'яті
однорідним
доступом до пам'яті
з
когерентною кеш-пам'яттю та неоднорідним
доступом до пам'яті
організацією
пам'яті комп'ютера для використання в
багатопроцесорних системах, в яких
локальні пам'яті (як правило, DRAM) в кожному
вузлі використовуються як кеш-пам'ять.
Запитання 41: Множинна відповідь
Серед сучасних поширених обчислювальних систем з розподіленою пам'яттю виділяють
MPP-системи
кластерні-системи
SMP-системи
PVP-системи
PVP-системи
при їх об'єднанні міжвузловими з'єднаннями
Запитання 42: Множинна відповідь
Серед сучасних поширених обчислювальних систем зі спільною пам'яттю виділяють
MPP-системи
кластерні-системи
SMP-системи
PVP-системи
PVP-системи
при їх об'єднанні міжвузловими з'єднаннями
Запитання 43: Множина варіантів
PVP- це
Parallel
Vector Processor
POSIX
Vectorization Pass
Parallel
Virtual Partition
Запитання 44: Множинна відповідь
системи основною ознакою яких є наявність спеціальних векторно-конвеєрних процесорів, в яких передбачені команди однотипної обробки векторів незалежних даних
MPP-системи
кластерні-системи
SMP-системи
PVP-системи
PVP-системи
при їх об'єднанні міжвузловими з'єднаннями
Запитання 45: Множина варіантів
GPGPU
GraPhical
Generalicity Passing Unity
General-Purpose
computation on Graphical Processor Units
Graphical
Practical General Processor Usless
Запитання 46: Множинна відповідь
Технологія CUDA розроблена за підтримки компанії(й)
nVidia
AMD
Intel
Microsoft
Запитання 47: Множинна відповідь
Технологія APP SDK розроблена за підтримки компанії(й)
nVidia
AMD
Intel
Microsoft
Запитання 48: Множинна відповідь
Які з наступних тверджень є вірними
на
відеокартах використовується швидша
пам'ять
графічний
процесор завдяки використанню великої
кількості арифметико-логічних пристроїв
може виконувати кілька тисяч потоків
одночасно
GPU
відрізняється від CPU ще й принципами
доступу до пам'яті. У GPU він зв'язаний і
легко передбачуваний, тому відеопроцесору,
на відміну від універсальних процесорів
непотрібна кеш-пам'ять великого розміру
В
графічних процесорах велику кількість
транзисторів і площу чіпу займають
буфери команд, апаратне передбачення
розгалуження і великі об'єми кеш-пам'яті.
теоретична
продуктивність CPU значно перевершує
продуктивність GPU
Запитання 49: Множинна відповідь
Які з наступних тверджень не є вірними
на
відеокартах відсутня власна оперативна
пам'ять
графічний
процесор завдяки використанню великої
кількості арифметико-логічних пристроїв
може виконувати кілька тисяч потоків
одночасно
GPU
відрізняється від CPU ще й принципами
доступу до пам'яті. У GPU він зв'язаний і
легко передбачуваний, тому відеопроцесору,
на відміну від універсальних процесорів
непотрібна кеш-пам'ять великого розміру
В
графічних процесорах велику кількість
транзисторів і площу чіпу займають
буфери команд, апаратне передбачення
розгалуження і великі об'єми кеш-пам'яті.
теоретична
продуктивність CPU значно перевершує
продуктивність GPU
Запитання 50: Множинна відповідь
Технологія OpenCL розроблена за підтримки компанії(й)
nVidia
AMD
Intel
Microsoft
Запитання 51: Множина варіантів
Яка з наведених технологій забезпечує векторне опрацювання даних на CISC-процесорі
SSE
MMX
3D
Now!!!
Запитання 52: Множина варіантів
Процесори Cell Broadband Engine Architecture є
одноядерними
симетричними
багатоядерними
асиметричними
багатоядерними
Запитання 53: Множинна відповідь
ПЛІС дає змогу розробнику реалізувати архітектуру (и)
SISD
SIMD
MIMD
Запитання 54: Множина варіантів
Чи можуть технології ПЛІС бути використані при реалізації високопродуктивних систем?
Так,
але лише послідовних
Так,
паралельних та послідовних - архітектура
реалізується розробником.
Ні,
вони орієнтовані лише на виготовлення
вбудовуваних систем
Запитання 55: Множина варіантів
Моделі консистентності - це
схеми
взаємодії між програмним і апаратним
забезпеченням пам'яті, яких дотримуються
розробники апаратного та програмного
забезпечення, з метою безконфліктного,
коректного та ефективного використання
спільної пам'яті.
схеми
організації пам'яті: сторінкова,
сегментна, сторінково-сегментна.
математичні
моделі, які описують поведінку певного
об'єкту в пам'яті.
схеми
підключення модулів пам'яті до материнської
плати, з урахування типу, кількості
каналів, розрядності шини та типів
роз'ємів.
Запитання 56: Множина варіантів
Строга консистентність
найпростіша
модель у якій при будь-якому зчитуванні
адреси завжди повертається значення
останнього запису у неї
передбачає
при наявності декількох запитів на
читання і запис порядок обробки запитів
визначати апаратно, але при цьому всі
процесори сприймають той самий порядок
передбачає,
щоб всі процеси бачили одну й ту ж
послідовність записів у пам'ять,
диференціюючи потенційно-залежні (запис
однієї може залежати від результату
читання іншої комірки) і потенційно-незалежні
(паралельні) операції запису.
має
наступну властивість — усі процесори
“бачать” всі операції запису будь-якого
процесора в тому порядку, у якому вони
виконуються.
усі
процесори “бачать” всі операції запису
у будь-яке слово пам'яті в одному й тому
ж порядку. Тобто кожне слово пам'яті має
певне недвозначне значення після того,
як процесор здійснив декілька записів
у це слово, а потім зупинився.
не
гарантує, що операції запису одного
процесора будуть сприйматися в тому ж
порядку. Для впорядкованості операцій
читання-запису використовуються деякі
змінні для синхронізації пам'яті або
операція (команда) синхронізації пам'яті.
передбачає
створення критичних секцій. Під критичними
секціями розуміють фрагменти програмного
коду, які передбачають роботу кількох
процесорів із тими ж ділянками пам'яті,
тобто тими ж змінними.
Запитання 57: Множина варіантів
Секвенціальна консистентність
найпростіша
модель у якій при будь-якому зчитуванні
адреси завжди повертається значення
останнього запису у неї
передбачає
при наявності декількох запитів на
читання і запис порядок обробки запитів
визначати апаратно, але при цьому всі
процесори сприймають той самий порядок
передбачає,
щоб всі процеси бачили одну й ту ж
послідовність записів у пам'ять,
диференціюючи потенційно-залежні (запис
однієї може залежати від результату
читання іншої комірки) і потенційно-незалежні
(паралельні) операції запису.
має
наступну властивість — усі процесори
“бачать” всі операції запису будь-якого
процесора в тому порядку, у якому вони
виконуються.
усі
процесори “бачать” всі операції запису
у будь-яке слово пам'яті в одному й тому
ж порядку. Тобто кожне слово пам'яті має
певне недвозначне значення після того,
як процесор здійснив декілька записів
у це слово, а потім зупинився.
не
гарантує, що операції запису одного
процесора будуть сприйматися в тому ж
порядку. Для впорядкованості операцій
читання-запису використовуються деякі
змінні для синхронізації пам'яті або
операція (команда) синхронізації пам'яті.
передбачає
створення критичних секцій. Під критичними
секціями розуміють фрагменти програмного
коду, які передбачають роботу кількох
процесорів із тими ж ділянками пам'яті,
тобто тими ж змінними.
Запитання 58: Множина варіантів
Причинна консистентність
найпростіша
модель у якій при будь-якому зчитуванні
адреси завжди повертається значення
останнього запису у неї
передбачає
при наявності декількох запитів на
читання і запис порядок обробки запитів
визначати апаратно, але при цьому всі
процесори сприймають той самий порядок