
- •Лабораторная работа №1 «Исследование работы регистра сдвига» Краткие теоретические сведения. Цифровой логический уровень.
- •Постановка задачи Базовое задание
- •Задание повышенной сложности
- •Рекомендации к выполнению
- •Лабораторная работа №2 «Моделирование работы буфера данных»
- •Классификация полупроводниковых зу по способу доступа к данным и хранению.
- •Краткая характеристика памяти
- •Память fifo
- •Описание лабораторной работы
- •Постановка задачи Базовое задание
- •Рекомендации к выполнению
- •Лабораторная работа №3 «Моделирование кэш-памяти» Описание лабораторной работы
- •Постановка задачи
- •Рекомендации к выполнению
- •Блок микропрограммного управления
- •Блок-схема блока микропрограммного управления (см. Рис. 4.5.)
- •Блок управления с жесткой логикой
- •Лабораторная работа№4а «Моделирование блока управления с микропрограммным управлением» Описание лабораторной работы
- •Рекомендации к выполнению
- •Лабораторная работа №4б «Моделирование блока управления с жесткой логикой»
- •5.Индивидуальные домашние задания
- •5.1. Индивидуальное домашнее задание №1 «Комбинационные многовходовые схемы»
- •Варианты заданий
- •Рекомендации к выполнению
- •5.2.Индивидуальное домашнее задание №2 «Проектирование модуля памяти» Описание домашнего задания
- •Назначение выводов микросхем к155ру5 и к155ру7 Таблица 5.2.1 .
- •Варианты заданийТаблица 5.2.2
- •Методика проектирования модуля памяти
- •6.Курсовое проектирование Список тем курсовых проектов
- •6.1.Память эвм
- •6.1.1.Модуль памяти с блоком ключей защиты
- •6.1.2.Модуль памяти с буфером fifo для записи сбойных адресов, в которых были обнаружены одиночные ошибки блоком контроля с использованием кода Хемминга для их обнаружения в считываемых данных.
- •6.1.3.Модуль памяти с блоком контроля количества обращений к страницам памяти и заменой содержимого страницы с наименьшим количеством обращений (операций чтения) при операции записи в модуль.
- •6.1.4.Модуль памяти с блоком контроля последовательности обращений к адресам памяти в группе заранее указанных адресов.
- •6.2.Процессор
- •6.2.1.Устройство управления объектом, обходящим препятствия.
- •6.2.2.Устройство управления движением объекта на плоскости с контролем за движения его на табло, собранным на сдвиговых регистрах.
- •6.2.3.Анализатор формы сигнала.
- •6.2.4.Универсальный информационный конвейер.
- •6.3.Система ввода-вывода
- •6.3.1.Устройство сбора информации с датчиков и ее обработки.
- •6.3.2.Шифровальное устройство.
- •6.3.3.Электронный коммутатор на четыре направления.
- •Приложение 1. П1 .1. Перечень тем рефератов
- •П1.2. Перечень тем семинаров
- •П1.3. Перечень вопросов к зачету
- •П1.4. Перечень вопросов к экзамену Вводная часть
- •Запоминающие устройства эвм
- •Процессор
- •Система прерываний
- •Организация ввода-вывода
- •Организация мультипрограммного режима эвм
- •Многопроцессорные системы
- •Приложение 2.Справочные данные по микросхемам серии ттл к155 п2.1. Микросхема 2d триггера к155тм2
- •П2.2.Микросхема счетчик двоичный реверсивный к155е7
- •П2.3.Микросхема памяти к155ру2.
- •П2.4.Микросхема зу регистровое на 16 бит к155рп1
- •П2.5.Микросхема регистр сдвига 8- разрядный к155ир13
- •П2.6. Микросхема алу к155ип3
- •Рекомендуемая литература
- •Дополнительная литература
- •Содержание
Назначение выводов микросхем к155ру5 и к155ру7 Таблица 5.2.1 .
Обозначение |
Расшифровка |
A0-A9 |
Адресные входы |
V0-V2 (CE) |
Разрешение выборки (инверсный) |
WE |
Разрешение записи (инверсный) |
D |
Вход |
Q |
Выход |
Варианты заданийТаблица 5.2.2
№ |
Емкость модуля (кбит) |
Базовая микросхема |
Количество физическихбанков |
Количествологических банков |
Порядок размещения информации |
Ширина выборки (бит) |
1 |
4 |
Ру5 |
4 |
|
С последов. Размещ. |
4 |
2 |
4 |
Ру5 |
1 |
2 |
С чередов.слов |
4 |
3 |
4 |
Ру5 |
1 |
4 |
чтен. Последов.4сл.лов |
4 |
4 |
4 |
Ру5 |
2 |
2 |
С чередов |
4 |
5 |
16 |
Ру5 |
4 |
|
С послед размещ |
4 |
6 |
16 |
Ру5 |
4 |
2 |
С чередов |
4 |
7 |
16 |
Ру5 |
2 |
|
С послед размещ |
4 |
8 |
16 |
Ру5 |
2 |
2 |
С чередованием |
4 |
9 |
16 |
Ру5 |
2 |
4 |
Чтен посл 4слов |
4 |
10 |
16 |
Ру5 |
1 |
2 |
С чередов |
4 |
11 |
16 |
Ру5 |
1 |
2 |
С черед сл из смежных страниц (рзм 1кбт) |
4 |
12 |
16 |
Ру5 |
1 |
4 |
С черед сл из страниц |
4 |
13 |
16 |
Ру5 |
1 |
2 |
С черед слов из страниц(рзм стр2кбт) |
4 |
14 |
32 |
Ру5 |
2 |
2 |
С чередованием слов |
4 |
15 |
32 |
Ру5 |
2 |
4 |
С черед 4х посед слов |
|
16 |
32 |
Ру5 |
2 |
4 |
С черед 4х слов из страниц(рзмстр2кбт) |
4 |
17 |
32 |
Ру5 |
2 |
4 |
С черед слов из страниц(рзм стр1кбт) |
4 |
18 |
32 |
Ру5 |
2 |
8 |
С чтен последов8слов |
4 |
19 |
32 |
Ру5 |
2 |
8 |
С черед8слов из смежных страниц(1кбт) |
4 |
20 |
32 |
Ру5 |
1 |
2 |
С чередов слов |
4 |
21 |
32 |
Ру5 |
1 |
4 |
С чередов 4слов |
4 |
22 |
32 |
Ру5 |
1 |
4 |
С черед слов из страниц (8кбт) |
4 |
23 |
32 |
Ру5 |
1 |
8 |
С черед слов |
4 |
24 |
32 |
Ру5 |
1 |
8 |
С черед слов из страниц(1кбт) |
4 |
25 |
16 |
Ру7 |
1 |
|
С послед размещ |
4 |
26 |
16 |
Ру7 |
2 |
2 |
С черед |
4 |
27 |
16 |
Ру7 |
2 |
2 |
С черед из страниц(4кбт) |
4 |
28 |
16 |
Ру7 |
2 |
2 |
С черед из страниц(2кбт) |
4 |
29 |
16 |
Ру7 |
2 |
2 |
С черед из странниц(1кбт) |
4 |
30 |
16 |
Ру7 |
2 |
2 |
С черед из станиц(512бт) |
4 |
31 |
32 |
Ру7 |
1 |
2 |
С чередов |
4 |
32 |
32 |
Ру7 |
2 |
4 |
С черед 4х послед.слов |
4 |
33 |
32 |
Ру7 |
2 |
4 |
С черед из страниц(4кбт) |
4 |
34 |
32 |
Ру7 |
4 |
2 |
С чередов |
4 |
35 |
32 |
Ру7 |
4 |
2 |
С черед из страниц(4кбт) |
4 |
36 |
32 |
Ру7 |
2 |
2 |
С чередов слов |
4 |
37 |
32 |
Ру7 |
2 |
2 |
С чередов из страниц(4кбт) |
4 |
38 |
32 |
Ру7 |
1 |
4 |
С черед4х слов |
4 |
39 |
32 |
Ру7 |
1 |
8 |
С чередов |
4 |
40 |
32 |
Ру7 |
1 |
|
С послед размещ |
4 |