- •Лабораторная работа №1 «Исследование работы регистра сдвига» Краткие теоретические сведения. Цифровой логический уровень.
- •Постановка задачи Базовое задание
- •Задание повышенной сложности
- •Рекомендации к выполнению
- •Лабораторная работа №2 «Моделирование работы буфера данных»
- •Классификация полупроводниковых зу по способу доступа к данным и хранению.
- •Краткая характеристика памяти
- •Память fifo
- •Описание лабораторной работы
- •Постановка задачи Базовое задание
- •Рекомендации к выполнению
- •Лабораторная работа №3 «Моделирование кэш-памяти» Описание лабораторной работы
- •Постановка задачи
- •Рекомендации к выполнению
- •Блок микропрограммного управления
- •Блок-схема блока микропрограммного управления (см. Рис. 4.5.)
- •Блок управления с жесткой логикой
- •Лабораторная работа№4а «Моделирование блока управления с микропрограммным управлением» Описание лабораторной работы
- •Рекомендации к выполнению
- •Лабораторная работа №4б «Моделирование блока управления с жесткой логикой»
- •5.Индивидуальные домашние задания
- •5.1. Индивидуальное домашнее задание №1 «Комбинационные многовходовые схемы»
- •Варианты заданий
- •Рекомендации к выполнению
- •5.2.Индивидуальное домашнее задание №2 «Проектирование модуля памяти» Описание домашнего задания
- •Назначение выводов микросхем к155ру5 и к155ру7 Таблица 5.2.1 .
- •Варианты заданийТаблица 5.2.2
- •Методика проектирования модуля памяти
- •6.Курсовое проектирование Список тем курсовых проектов
- •6.1.Память эвм
- •6.1.1.Модуль памяти с блоком ключей защиты
- •6.1.2.Модуль памяти с буфером fifo для записи сбойных адресов, в которых были обнаружены одиночные ошибки блоком контроля с использованием кода Хемминга для их обнаружения в считываемых данных.
- •6.1.3.Модуль памяти с блоком контроля количества обращений к страницам памяти и заменой содержимого страницы с наименьшим количеством обращений (операций чтения) при операции записи в модуль.
- •6.1.4.Модуль памяти с блоком контроля последовательности обращений к адресам памяти в группе заранее указанных адресов.
- •6.2.Процессор
- •6.2.1.Устройство управления объектом, обходящим препятствия.
- •6.2.2.Устройство управления движением объекта на плоскости с контролем за движения его на табло, собранным на сдвиговых регистрах.
- •6.2.3.Анализатор формы сигнала.
- •6.2.4.Универсальный информационный конвейер.
- •6.3.Система ввода-вывода
- •6.3.1.Устройство сбора информации с датчиков и ее обработки.
- •6.3.2.Шифровальное устройство.
- •6.3.3.Электронный коммутатор на четыре направления.
- •Приложение 1. П1 .1. Перечень тем рефератов
- •П1.2. Перечень тем семинаров
- •П1.3. Перечень вопросов к зачету
- •П1.4. Перечень вопросов к экзамену Вводная часть
- •Запоминающие устройства эвм
- •Процессор
- •Система прерываний
- •Организация ввода-вывода
- •Организация мультипрограммного режима эвм
- •Многопроцессорные системы
- •Приложение 2.Справочные данные по микросхемам серии ттл к155 п2.1. Микросхема 2d триггера к155тм2
- •П2.2.Микросхема счетчик двоичный реверсивный к155е7
- •П2.3.Микросхема памяти к155ру2.
- •П2.4.Микросхема зу регистровое на 16 бит к155рп1
- •П2.5.Микросхема регистр сдвига 8- разрядный к155ир13
- •П2.6. Микросхема алу к155ип3
- •Рекомендуемая литература
- •Дополнительная литература
- •Содержание
5.Индивидуальные домашние задания
5.1. Индивидуальное домашнее задание №1 «Комбинационные многовходовые схемы»
Таблица 5.1.
|
№ |
|
|
|
|
|
|
|
|
|
|
|
1 |
1 |
5 |
8 |
9 |
12 |
15 |
16 |
23 |
25 |
31 |
|
2 |
2 |
6 |
7 |
10 |
14 |
17 |
22 |
26 |
30 |
|
|
3 |
3 |
6 |
7 |
11 |
13 |
17 |
21 |
27 |
29 |
|
|
4 |
4 |
5 |
8 |
12 |
19 |
20 |
28 |
|
|
|
|
5 |
4 |
5 |
7 |
11 |
13 |
19 |
20 |
27 |
29 |
|
|
6 |
3 |
6 |
10 |
14 |
18 |
21 |
26 |
30 |
|
|
|
7 |
2 |
5 |
7 |
9 |
12 |
15 |
17 |
22 |
25 |
|
|
8 |
1 |
4 |
8 |
10 |
14 |
16 |
19 |
20 |
23 |
|
|
9 |
2 |
3 |
7 |
11 |
13 |
17 |
22 |
25 |
29 |
|
|
10 |
2 |
3 |
6 |
12 |
17 |
21 |
26 |
28 |
|
|
|
11 |
1 |
4 |
5 |
11 |
13 |
19 |
20 |
27 |
|
|
|
12 |
2 |
4 |
5 |
10 |
14 |
19 |
20 |
26 |
28 |
|
|
13 |
3 |
6 |
9 |
12 |
15 |
18 |
21 |
25 |
29 |
|
|
14 |
2 |
4 |
7 |
10 |
14 |
17 |
22 |
24 |
30 |
|
|
15 |
1 |
5 |
8 |
11 |
13 |
16 |
19 |
20 |
23 |
|
|
16 |
2 |
6 |
7 |
12 |
17 |
22 |
26 |
30 |
|
|
|
17 |
3 |
6 |
7 |
11 |
13 |
17 |
21 |
27 |
29 |
|
|
18 |
5 |
8 |
10 |
14 |
19 |
20 |
28 |
|
|
|
|
19 |
4 |
6 |
7 |
9 |
12 |
15 |
19 |
20 |
27 |
|
|
20 |
3 |
5 |
10 |
14 |
17 |
21 |
26 |
30 |
|
|
|
21 |
2 |
5 |
7 |
11 |
13 |
17 |
22 |
25 |
30 |
|
|
22 |
1 |
4 |
7 |
12 |
16 |
19 |
23 |
24 |
28 |
31 |
|
23 |
2 |
3 |
6 |
11 |
13 |
17 |
22 |
25 |
30 |
|
|
24 |
2 |
3 |
6 |
10 |
14 |
18 |
21 |
25 |
30 |
|
|
25 |
1 |
4 |
9 |
12 |
15 |
19 |
20 |
27 |
29 |
|
|
26 |
2 |
3 |
5 |
10 |
14 |
19 |
20 |
28 |
|
|
|
27 |
2 |
3 |
5 |
11 |
13 |
17 |
21 |
27 |
29 |
|
|
28 |
1 |
4 |
7 |
12 |
17 |
22 |
25 |
30 |
|
|
|
29 |
2 |
5 |
7 |
11 |
13 |
16 |
19 |
20 |
23 |
25 |
|
30 |
3 |
6 |
7 |
10 |
14 |
17 |
22 |
24 |
28 |
31 |
|
31 |
4 |
6 |
7 |
9 |
12 |
15 |
18 |
21 |
25 |
30 |
|
32 |
5 |
7 |
10 |
14 |
19 |
20 |
25 |
30 |
|
|
|
33 |
4 |
6 |
7 |
11 |
13 |
19 |
20 |
27 |
29 |
|
|
34 |
3 |
6 |
7 |
12 |
18 |
21 |
26 |
|
|
|
|
35 |
2 |
5 |
8 |
11 |
13 |
17 |
22 |
27 |
29 |
|
|
36 |
1 |
4 |
7 |
10 |
14 |
16 |
19 |
20 |
23 |
26 |
|
37 |
2 |
3 |
6 |
9 |
12 |
15 |
17 |
22 |
25 |
30 |
|
38 |
2 |
3 |
5 |
10 |
14 |
18 |
21 |
24 |
28 |
31 |
|
39 |
1 |
4 |
11 |
13 |
19 |
20 |
25 |
30 |
|
|
|
40 |
2 |
3 |
5 |
12 |
19 |
20 |
25 |
31 |
|
|
|
41 |
2 |
3 |
6 |
11 |
13 |
18 |
21 |
27 |
29 |
|
|
42 |
1 |
4 |
7 |
10 |
14 |
17 |
22 |
28 |
|
|
|
43 |
2 |
5 |
8 |
9 |
12 |
15 |
16 |
19 |
23 |
27 |
|
44 |
3 |
6 |
7 |
10 |
14 |
17 |
22 |
26 |
30 |
|
Мультиплексор можно использовать для преобразования параллельной информации в последовательную, если последовательно задавать адреса разрядов кода числа. Мультиплексор на большое число входов, как правило, приходится строить из мультиплексоров меньшей размерности.
Мультиплексоры также широко применяются для построения комбинационных схем.В качестве управляющих сигналов используются переменные, которые подаются на адресные входы мультиплексора. На адресные входы подаются входные переменные, а информационные входы, соответствующие входящим в функцию конституентам единицы, соединяются с шинами питания, остальные информационные входы соединяются с шинами земли. На выходе мультиплексора формируется значение функции.
Однако, такой подход позволяет
реализовывать логические функции лишь
операндов,
при этом
- число входов мультиплексора. Для
синтеза комбинационной многовходовой
схемы, где число операндов
,
поступают следующим образом.
наиболее часто используемых операндов
подаются на адресные входы мультиплексора,
а остальные – на необходимые информационные
входы мультиплексора.
