Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
C и СПИ 2 / 07_Глава 5.docx
Скачиваний:
296
Добавлен:
01.06.2015
Размер:
1.79 Mб
Скачать

5.6.2. Приемник синхросигнала, адаптивный к вероятности ошибки в линейном тракте

Функциональная схема приемника синхросигнала с одновременным накоплением по выходу из синхронизма и поиском синхросигнала приве­дена на рис. 5.22. В таком приемнике по первому же сигналу нарушения синхронизма начинается поиск синхросигнала, в то время как сохраняет предыдущее состояние до тех пор, пока не будет зафиксировано новое состояние синхронизма. Диаграмма работы такого приемника пока­зана на рис.5.21,6.

Из анализа этой диаграммы и сравнения ее с рис. 5.21,а для неадап­тивного приемника следует, что независимая параллельная работа цепей поиска и удержания синхронизма позволяет уменьшить время восстанов­ления синхронизма на величину

,

а использование адаптивного блока решения эквивалентно уменьшению емкости накопителя по входу в синхронизм (при высокой вероятности ошибок) и уменьшению емкости накопителя по выходу из синхронизма (при низкой вероятности ошибок), что обеспечивает дополнительные со­кращения величины

Как следует из рис. 5.22, адаптивный приемник синхросигнала содер­жит две цепи: цепь удержания синхронизма и цепь его поиска. Каждая цепь имеет свои анализатор и решающее устройство, состоящие из схем И,

Рис.5.22. Структурная схема приемника синхросигнала, адаптивного к вероятности ошибок в линейном тракте

НЕТ и ИЛИ. Работа и формирование контрольного сигнала совпадения происходят так же, как и в схеме неадаптивного приемника. Кон­трольный сигнал совпадения для цепи удержания синхронизма поступает откоторое управляется схемой. Контрольный сигнал совпадения для цепи поиска синхросигнала поступает от делителя частоты ДЧ, работающего аналогично но независимо от него. Управление работой ДЧ осуществляется схемой. Такое построение позволяет произво­дить поиск синхросигнала, не нарушая работы основного

При сбое синхронизации через схему в накопитель по выходу из синхронизма будет записана 1. В цепи поиска синхронизма сбой зафикси­рует схема, которая изменит состояние триггера и подготовит всю схему к поиску синхросигнала (схема будет закрыта, но на входе от триггера записана 1). Теперь любой импульс от опознавателя, свиде­тельствующий о появлении синхрогруппы, пройдет через схему, установитДЧ в начало отсчета, нуль во всех разрядах накопителя по входу в синхронизм и вернет триггер в исходное состояние. Новый контрольный импульс будет выработан ДЧ через время . Если сбой вызван искажением структуры синхросигнала, то следующий синхросигнал придет вовремя и импульс от опознавателя пройдет схему, запишет 1 в накопитель по входу в синхронизм. После нескольких циклов (это зависит от емкости накопителя) накопитель по входу в синхронизм будет заполнен.

В цепи удержания синхронизма, как отмечалось выше, также будет зафиксирован сбой синхронизма; но если такой сбой вызван искажением синхрогруппы, то появление следующего синхросигнала совпадет с кон­трольным импульсом от На выходепоявится импульс, который, пройдя через схему ИЛИ, установит нуль во всех разрядах накопителя по выходу из синхронизма. Изменений в работене произойдет.

Если же после начала поиска синхросигнала в цикле будет содержаться ложная синхрогруппа, то она также вызовет установку ДЧ в начало отсчета. Через время делитель частоты выработает контрольный сигнал совпадения, а сигнал от опознавателя будет отсутствовать. Тогда контрольный сиг­налДЧ опять подготовит схему к поиску синхросигнала. Такой режим рабо­ты будет сохраняться до выявления истинного синхросигнала.

Если сбой синхронизации произошел из-за изменения временных по­зиций синхросигнала в цикле, то контрольные импульсы будут по­ступать в накопитель по выходу из синхронизма, который заполнится и выдаст разрешающий сигнал на вход схемы. Установка в начало отсчета соответствующих распределителейпроизойдет в том случае, если в цепи удержания синхронизма накопитель по выходу из синхрониз­ма будет заполнен, а в цепи поиска синхронизации накопитель по входу будет заполнен и в момент появления контрольного сигнала отДЧ. При длительном поиске синхросигнала состояние остается без измене­ний до появления сигнала с выхода, что равносильно увеличению емкости накопителя по выходу из синхронизма.

Адаптивные к вероятности ошибки приемники синхросигнала находят применение в мультиплексорах цифровых потоков Е2 и ЕЗ, где к систе­мам цикловой синхронизации предъявляются более жесткие требования, чем в мультиплексорах потоков Е1 или DS1.

Соседние файлы в папке C и СПИ 2