- •(Технический университет)
- •Логическая схема одноразрядного двоичного сумматора
- •Разработка схемы коррекции.
- •Разработка схемы одноразрядного двоично-десятичного сумматора.
- •Разработка схемы, фискирующей переполнение
- •Разработка схемы для определения знака суммы.
- •Расчет временных параметров устройства управления.
Расчет временных параметров устройства управления.
Для правильного функционирования устройства ¬обходимо устройство, которое будет синхронизировать работу сумматора и регистров, а также осуществлять остановку после получения результата.
Это устройство, называемое распределителем сигналов, вырабатывает 4 синхроимпульса с различными временными задержками между ними. Первый импульс позволит записать два операнда во входные регистры. Одновременно нач¬т работу сумматор. Второй импульс позволит записать результат в выходной регистр, третий – получить в регистре признаков признаки результата. Четвертый импульс остановит процесс вычислений.
Распределитель сигналов имеет 4 выхода (по числу синхросигналов различного назначения) и один вход, на который подаются импульсы с тактового ге¬ратора. Ге¬ратор вырабатывает импульсы с частотой 2нс. и скважностью 1, распределитель должен выделить из этой последовательности 4 сигнала с определенной временной задержкой между ними. Величина задержки характеризуется време¬м работы схем, входящих в состав сумматора:
|
Одноразрядный двоичный сумматор цепь P |
2 нс. |
|
Одноразрядный двоичный сумматор цепь S |
3 нс. |
|
Одноразрядный десятичный сумматор выход P |
13 нс. |
|
Одноразрядный десятичный сумматор выход S |
19 нс. |
|
Преобразователь |
3 нс. |
При прохождении сигнала через трехразрядный десятичный сумматор самой длинной цепью будет: прохождение операндов через входные преобразователи, перенос во всех разрядах включая знаковый и через преобразователи поступление результата на выход устройства (3+13*3 + 2 + 19 + 3 = 66 нс.). Задержка между первыми двумя синхроимпульсами должна быть кратна 4 и больше 66, следовательно, T1=68нс. Задержка на самой длинной цепи регистра признаков равна 3нс., поэтому, временной интервал между вторым и третьим импульсами T2=4нс.
Итак, распределитель сигналов является ге¬ратором следующих четырехразрядных двоичных чисел: 0001, 0000, … (16 раз) … , 0000, 0010, 0100, 1000.и будет проектироваться на основе счетчика с пересчетом на 20.
Составим таблицу переходов:
Такт n Такт n+1 Словарная функция Выходы распределителя







Теперь нанесем на диаграммы значения переключательных функций Сu1, Сu2, СuЗ и Сu4 и получим логические уравнения для проектирования комбинационной схемы
По
всем полученным логическим уравнениям
можно построить функциональную схему
распределителя сигналов:


Общая структура схемы многоразрядного десятичного сумматора комбинационного типа с устройством управления.

