- •1. Введение
- •1.1 Что такое цифровые микросхемы. Виды цифровых микросхем
- •1.2 Области применения цифровых микросхем
- •1.3 Виды цифровых микросхем.
- •Условные графические изображения цифровых микросхем (гост)
- •Параметры цифровых микросхем
- •Уровни логического нуля и единицы
- •Входные и выходные токи цифровых микросхем
- •Параметры, определяющие быстродействие цифровых микросхем
- •Описание логической функции цифровых схем
- •Логические элементы.
- •2.1 Логические элементы
- •Инвертор
- •Логический элемент "и"
- •Логический элемент "или"
- •2.2 Диодно-транзисторная логика (дтл)
- •2.3 Транзисторно-транзисторная логика (ттл)
- •2.4 Цифровые логические микросхемы, выполненные на комплементарных моп транзисторах (кмоп) Логические кмоп (кмдп) инверторы
- •Логические кмоп (кмдп) элементы "и"
- •Логические кмоп (кмдп) элементы "или"
- •Особенности применения кмоп микросхем
- •Логические уровни кмоп микросхем
- •2.5 Согласование цифровых микросхем различных серий между
- •Согласование микросхем из различных серий между собой
- •Согласование микросхем с различным напряжением питания
- •Глава 2
- •2.6 Триггер Шмитта
- •3.Арифметические основы цифровой техники.
- •Глава 1 Арифметические основы цифровой техники
- •3.1 Системы счисления
- •Десятичная система счисления
- •Двоичная система счисления
- •4.2 Синтез цифровых комбинационных схем по произвольной таблице истинности
- •Совершенная дизъюктивная нормальная форма (сднф)
- •Совершенная конъюктивная нормальная форма (скнф)
- •4.3 Дешифраторы (декодеры)
- •Десятичный дешифратор (декодер)
- •4.5 Мультиплексоры
- •Особенности построения мультиплексоров на ттл элементах
- •4.6 Демультиплексоры
- •5.Генераторы
- •5.1 Генераторы периодических сигналов
- •5.3 Мультивибраторы
- •5.4 Особенности кварцевой стабилизации частоты цифровых генераторов
- •5.5 Одновибраторы (ждущие мультивибраторы)
- •Укорачивающие одновибраторы
- •Расширяющие одновибраторы (ждущие мультивибраторы)
- •6. Последовательностные устройства (цифровые устройства с памятью)
- •6.1 Триггеры
- •6.1.2 Rs триггер
- •6.1.3 D триггеры, работающие по потенциалу (статические d триггеры)
- •6.1.5 D триггеры, работающие по фронту (динамические d триггеры)
- •6.1.6 T триггеры
- •6.1.7 Jk триггер
- •6.2 Регистры
- •6.2.1 Параллельные регистры
- •6.2.2 Последовательные (сдвиговые) регистры
- •6.2.3 Универсальные регистры
- •6.3 Счётчики
- •6.3.1 Двоичные асинхронные счётчики
- •6.3.2 Недвоичные счётчики с обратной связью
- •6.3.3 Недвоичные счётчики с предварительной записью
- •6.3.5 Синхронные двоичные счётчики
- •7.Современные виды цифровых микросхем.
- •7.1 Микросхемы малой степени интеграции (малая логика)
- •7.2 Программируемые логические интегральные схемы (плис).
- •7.3 Программируемые логические матрицы.
- •7.4 Программируемые матрицы логики (pal).
- •7.5 Сложные программируемые логические устройства (cpld).
- •10. Особенности аналого-цифрового и цифро-аналогового преобразования.
- •10.1 Квантование аналогового сигнала по времени
- •10.2 Погрешности дискретизатора
- •10.3 Фильтры устранения эффекта наложения спектров (Антиалайзинговые фильтры)
- •10.5 Параллельные ацп (flash adc)
- •10.6 Последовательно-параллельные ацп
- •10.7 Ацп последовательного приближения (sar adc)
- •10.9 Цифроаналоговые преобразователи (цап) с суммированием токов
- •10.10 Цифроаналоговые преобразователи r-2r
- •11. Микросхемы цифровой обработки сигналов
- •11.1 Основные блоки цифровой обработки сигналов
- •11.1.1 Двоичные сумматоры
11. Микросхемы цифровой обработки сигналов
11.1 Основные блоки цифровой обработки сигналов
11.1.1 Двоичные сумматоры
Построение двоичных сумматоров обычно начинается с сумматора по модулю 2. На рисунке 11.1.1 приведена таблица истинности этого сумматора. Ее можно получить исходя из правил суммирования в двоичной арифметике. Предполагается, что читатель знаком с основами двоичной арифметики. Более подробно операции над двоичными числами будут рассмотрены позднее.
Рисунок 11.1.1
Таблица истинности сумматора по модулю 2
В соответствии с принципами построения произвольной таблицы истинности, рассмотренными в предыдущей главе, получим схему сумматора по модулю 2. Эта схема приведена на рисунке 11.1.2
Рисунок
11.1.2
Принципиальная схема сумматора по
модулю 2
Сумматор по модулю 2 (для двоичной арифметики его схема совпадает со схемой исключающего "ИЛИ") изображается на схемах как показано на рисунке 11.1.3
Рисунок 11.1.3
Условно-графическое изображение схемы
исключающего "ИЛИ"
Сумматор по модулю 2 выполняет суммирование без учета переноса. В полном двоичном сумматоре требуется учитывать перенос, поэтому требуются схемы, позволяющие формировать перенос в следующий двоичный разряд. Таблица истинности такой схемы, называемой полусумматором, приведена на рисунке 11.1.4
Рисунок 11.1.4
Таблица истинности полусумматора
В соответствии с принципами построения произвольной таблицы истинности получим схему полусумматора. Эта схема приведена на рисунке 11.1.5.

Рисунок 11.1.5. Принципиальная схема, реализующая таблицу истинности полусумматора.
Полусумматор изображается на схемах как показано на рисунке 11.1.6.

Рисунок 11.1.6 Изображение полусумматора на схемах.
Схема полусумматора формирует перенос в следующий разряд, но не может учитывать перенос из предыдущего разряда, поэтому она и называется полусумматором. Таблицу истинности полного двоичного одноразрядного сумматора можно получить из правил суммирования двоичных чисел. Она приведена на рисунке 11.1.7. В обозначении входов использовано следующее правило: в качестве входов использованы одноразрядные числа A и B; перенос обозначен буквой P; для обозначения входа переноса используется буква I (сокращение от английского слова input – вход); для обозначения выхода переноса используется буква O (сокращение от английского слова output – выход).

Рисунок 11.1.7 Таблица истинности полного двоичного одноразрядного сумматора.
В соответствии с принципами построения принципиальной схемы по произвольной таблице истинностиполучим схему полного двоичного одноразрядного сумматора. Эта схема приведена на рисунке 11.1.8 Ее можно минимизировать, но это несколько усложняет принципы построения сумматоров, поэтому вопросы минимизации рассматриваться не будут.

Рисунок 11.1.8 Принципиальная схема, реализующая таблицу истинности полного двоичного одноразрядного сумматора.
Полный двоичный одноразрядный сумматор изображается на схемах как показано на рисунке 11.1.9
Рисунок 11.1.9
Условно-графическое изображение полного
двоичного одноразрядного сумматора
Для того чтобы получить многоразрядный сумматор, достаточно соединить входы и выходы переносов соответствующих двоичных разрядов. Схема соединения одноразрядных сумматоров для реализации четырехразрядного сумматора приведена на рисунке 11.1.10
Рисунок 11.1.10
Принципиальная схема многоразрядного
двоичного сумматора
Одноразрядные сумматоры практически никогда не использовались, так как почти сразу же были выпущены микросхемы многоразрядных сумматоров. Полный двоичный четырехразрядный сумматор изображается на схемах как показано на рисунке 11.1.11
Рисунок
11.1.11
Условно-графическое изображение полного
двоичного многоразрядного сумматора
Естественно, в приведенной на рисунке 11.1.10 схеме рассматриваются только принципы работы двоичных сумматоров. В реальных схемах никогда не допускают последовательного распространения переноса через все разряды многоразрядного сумматора. Для увеличения скорости работы двоичного сумматора применяется отдельная схема формирования переносов для каждого двоичного разряда. Таблицу истинности для такой схемы легко получить из алгоритма суммирования двоичных чисел, а затем применить хорошо известные нам принципы построения цифровой схемы по произвольной таблице истинности.
На этом пока закончим рассмотрение принципов работы сумматора, более сложные операции будут рассмотрены позднее, а пока для дальнейшего понимания работы операционного блока процессора необходимо научиться переключать двоичные числа на входах и выходе сумматора. Это позволяют сделать мультиплексоры и демультиплексоры, основной частью которых является дешифратор, поэтому следующим устройством, которое мы рассмотрим, будет декодер. Дешифратор является частным случаем декодер
