
- •1. Введение
- •1.1 Что такое цифровые микросхемы. Виды цифровых микросхем
- •1.2 Области применения цифровых микросхем
- •1.3 Виды цифровых микросхем.
- •Условные графические изображения цифровых микросхем (гост)
- •Параметры цифровых микросхем
- •Уровни логического нуля и единицы
- •Входные и выходные токи цифровых микросхем
- •Параметры, определяющие быстродействие цифровых микросхем
- •Описание логической функции цифровых схем
- •Логические элементы.
- •2.1 Логические элементы
- •Инвертор
- •Логический элемент "и"
- •Логический элемент "или"
- •2.2 Диодно-транзисторная логика (дтл)
- •2.3 Транзисторно-транзисторная логика (ттл)
- •2.4 Цифровые логические микросхемы, выполненные на комплементарных моп транзисторах (кмоп) Логические кмоп (кмдп) инверторы
- •Логические кмоп (кмдп) элементы "и"
- •Логические кмоп (кмдп) элементы "или"
- •Особенности применения кмоп микросхем
- •Логические уровни кмоп микросхем
- •2.5 Согласование цифровых микросхем различных серий между
- •Согласование микросхем из различных серий между собой
- •Согласование микросхем с различным напряжением питания
- •Глава 2
- •2.6 Триггер Шмитта
- •3.Арифметические основы цифровой техники.
- •Глава 1 Арифметические основы цифровой техники
- •3.1 Системы счисления
- •Десятичная система счисления
- •Двоичная система счисления
- •4.2 Синтез цифровых комбинационных схем по произвольной таблице истинности
- •Совершенная дизъюктивная нормальная форма (сднф)
- •Совершенная конъюктивная нормальная форма (скнф)
- •4.3 Дешифраторы (декодеры)
- •Десятичный дешифратор (декодер)
- •4.5 Мультиплексоры
- •Особенности построения мультиплексоров на ттл элементах
- •4.6 Демультиплексоры
- •5.Генераторы
- •5.1 Генераторы периодических сигналов
- •5.3 Мультивибраторы
- •5.4 Особенности кварцевой стабилизации частоты цифровых генераторов
- •5.5 Одновибраторы (ждущие мультивибраторы)
- •Укорачивающие одновибраторы
- •Расширяющие одновибраторы (ждущие мультивибраторы)
- •6. Последовательностные устройства (цифровые устройства с памятью)
- •6.1 Триггеры
- •6.1.2 Rs триггер
- •6.1.3 D триггеры, работающие по потенциалу (статические d триггеры)
- •6.1.5 D триггеры, работающие по фронту (динамические d триггеры)
- •6.1.6 T триггеры
- •6.1.7 Jk триггер
- •6.2 Регистры
- •6.2.1 Параллельные регистры
- •6.2.2 Последовательные (сдвиговые) регистры
- •6.2.3 Универсальные регистры
- •6.3 Счётчики
- •6.3.1 Двоичные асинхронные счётчики
- •6.3.2 Недвоичные счётчики с обратной связью
- •6.3.3 Недвоичные счётчики с предварительной записью
- •6.3.5 Синхронные двоичные счётчики
- •7.Современные виды цифровых микросхем.
- •7.1 Микросхемы малой степени интеграции (малая логика)
- •7.2 Программируемые логические интегральные схемы (плис).
- •7.3 Программируемые логические матрицы.
- •7.4 Программируемые матрицы логики (pal).
- •7.5 Сложные программируемые логические устройства (cpld).
- •10. Особенности аналого-цифрового и цифро-аналогового преобразования.
- •10.1 Квантование аналогового сигнала по времени
- •10.2 Погрешности дискретизатора
- •10.3 Фильтры устранения эффекта наложения спектров (Антиалайзинговые фильтры)
- •10.5 Параллельные ацп (flash adc)
- •10.6 Последовательно-параллельные ацп
- •10.7 Ацп последовательного приближения (sar adc)
- •10.9 Цифроаналоговые преобразователи (цап) с суммированием токов
- •10.10 Цифроаналоговые преобразователи r-2r
- •11. Микросхемы цифровой обработки сигналов
- •11.1 Основные блоки цифровой обработки сигналов
- •11.1.1 Двоичные сумматоры
Совершенная дизъюктивная нормальная форма (сднф)
Для реализации таблицы истинности при помощи логических элементов "И" (СДНФ) достаточно рассмотреть только те строки таблицы истинности, которые содержат логические "1" в выходном сигнале. Строки, содержащие в выходном сигнале логический 0 в построении цифровой схемы не участвуют. Каждая строка, содержащая в выходном сигнале логическую "1", реализуется схемой логического элемента "И" с количеством входов, совпадающим с количеством входных сигналов в таблице истинности.
Входные сигналы, описанные в таблице истинности логической единицей, подаются на вход этого логического элемента непосредственно, а входные сигналы, описанные в таблице истинности логическим нулем, подаются на вход этого же логического элемента "И" через инверторы. Объединение сигналов с выходов логических элементов "И", реализующих отдельные строки таблицы истинности, производится при помощи логического элемента "ИЛИ". Количество входов в логическом элементе "ИЛИ" определяется количеством строк в таблице истинности, в которых в выходном сигнале присутствует логическая единица.
Рассмотрим конкретный пример. Пусть необходимо реализовать таблицу истинности, приведенную на рисунке 2.1:
Рисунок 2.1. Произвольная таблица истинности.
Для синтеза цифровой схемы, реализующей сигнал Out0, достаточно рассмотреть строки, выделенные красным цветом. В таблице истинности три строки, содержащие единицу в выходном сигнале Out0, поэтому в формуле СДНФ будет содержаться три произведения входных сигналов —термов, а точнее минтермов:
Так как количество переменных в каждом терме (ранг терма) данного логического выражения равно, то такое логическое выражение называется совершенным. (Совершенная Дизъюнктивная Нормальная Форма — СДНФ)
Полученное логическое выражение реализуются микросхемой D2 в схеме, приведенной на рисунке 2. Как и в формуле, каждая строка (терм) реализуется своим логическим элементом "И", затем выходы этих логических элементов объединяются при помощи логического элемента "ИЛИ". Количество входов логического элемента "И" (дизъюнкция) в СДНФ однозначно определяется количеством входных сигналов в таблице истинности. Количество этих элементов, а значит и количество входов в логическом элементе "ИЛИ" определяется количеством строк с единичным сигналом на реализуемом выходе цифровой схемы.
Рисунок 2.2
Принципиальная схема, реализующая
таблицу истинности, приведенную на
рисунке 2.1.
Для построения схемы, реализующей сигнал Out1, достаточно рассмотреть строки, выделенные зеленым цветом. Эти строки реализуются микросхемой D3. Принцип построения этой схемы не отличается от примера, рассмотренного выше. В таблице истинности присутствуют всего три строки, содержащие единицу в выходном сигнале Out1, поэтому в формуле СДНФ выхода Out1 будет содержаться три произведения входных сигналов:
Обычно при построении цифровых схем после реализации таблицы истинности производится минимизация схемы, но для упрощения понимания материала сейчас минимизация производиться не будет. Это оправдано еще и с той точки зрения, что неминимизированные схемы обычно обладают максимальным быстродействием. При реализации схемы на ТТЛ микросхемах быстродействие всего узла будет равно быстродействию одиночного инвертора (см. описание ТТЛ микросхем).
По СДНФ форме логического выражения обычно строятся современные микросхемы большой интеграции — программируемые логические интегральные схемы (ПЛИС), такие какпрограммируемые логические матрицы (ПЛМ), программируемые матрицы логики ПМЛ или CPLD.