
- •1. Введение
- •1.1 Что такое цифровые микросхемы. Виды цифровых микросхем
- •1.2 Области применения цифровых микросхем
- •1.3 Виды цифровых микросхем.
- •Условные графические изображения цифровых микросхем (гост)
- •Параметры цифровых микросхем
- •Уровни логического нуля и единицы
- •Входные и выходные токи цифровых микросхем
- •Параметры, определяющие быстродействие цифровых микросхем
- •Описание логической функции цифровых схем
- •Логические элементы.
- •2.1 Логические элементы
- •Инвертор
- •Логический элемент "и"
- •Логический элемент "или"
- •2.2 Диодно-транзисторная логика (дтл)
- •2.3 Транзисторно-транзисторная логика (ттл)
- •2.4 Цифровые логические микросхемы, выполненные на комплементарных моп транзисторах (кмоп) Логические кмоп (кмдп) инверторы
- •Логические кмоп (кмдп) элементы "и"
- •Логические кмоп (кмдп) элементы "или"
- •Особенности применения кмоп микросхем
- •Логические уровни кмоп микросхем
- •2.5 Согласование цифровых микросхем различных серий между
- •Согласование микросхем из различных серий между собой
- •Согласование микросхем с различным напряжением питания
- •Глава 2
- •2.6 Триггер Шмитта
- •3.Арифметические основы цифровой техники.
- •Глава 1 Арифметические основы цифровой техники
- •3.1 Системы счисления
- •Десятичная система счисления
- •Двоичная система счисления
- •4.2 Синтез цифровых комбинационных схем по произвольной таблице истинности
- •Совершенная дизъюктивная нормальная форма (сднф)
- •Совершенная конъюктивная нормальная форма (скнф)
- •4.3 Дешифраторы (декодеры)
- •Десятичный дешифратор (декодер)
- •4.5 Мультиплексоры
- •Особенности построения мультиплексоров на ттл элементах
- •4.6 Демультиплексоры
- •5.Генераторы
- •5.1 Генераторы периодических сигналов
- •5.3 Мультивибраторы
- •5.4 Особенности кварцевой стабилизации частоты цифровых генераторов
- •5.5 Одновибраторы (ждущие мультивибраторы)
- •Укорачивающие одновибраторы
- •Расширяющие одновибраторы (ждущие мультивибраторы)
- •6. Последовательностные устройства (цифровые устройства с памятью)
- •6.1 Триггеры
- •6.1.2 Rs триггер
- •6.1.3 D триггеры, работающие по потенциалу (статические d триггеры)
- •6.1.5 D триггеры, работающие по фронту (динамические d триггеры)
- •6.1.6 T триггеры
- •6.1.7 Jk триггер
- •6.2 Регистры
- •6.2.1 Параллельные регистры
- •6.2.2 Последовательные (сдвиговые) регистры
- •6.2.3 Универсальные регистры
- •6.3 Счётчики
- •6.3.1 Двоичные асинхронные счётчики
- •6.3.2 Недвоичные счётчики с обратной связью
- •6.3.3 Недвоичные счётчики с предварительной записью
- •6.3.5 Синхронные двоичные счётчики
- •7.Современные виды цифровых микросхем.
- •7.1 Микросхемы малой степени интеграции (малая логика)
- •7.2 Программируемые логические интегральные схемы (плис).
- •7.3 Программируемые логические матрицы.
- •7.4 Программируемые матрицы логики (pal).
- •7.5 Сложные программируемые логические устройства (cpld).
- •10. Особенности аналого-цифрового и цифро-аналогового преобразования.
- •10.1 Квантование аналогового сигнала по времени
- •10.2 Погрешности дискретизатора
- •10.3 Фильтры устранения эффекта наложения спектров (Антиалайзинговые фильтры)
- •10.5 Параллельные ацп (flash adc)
- •10.6 Последовательно-параллельные ацп
- •10.7 Ацп последовательного приближения (sar adc)
- •10.9 Цифроаналоговые преобразователи (цап) с суммированием токов
- •10.10 Цифроаналоговые преобразователи r-2r
- •11. Микросхемы цифровой обработки сигналов
- •11.1 Основные блоки цифровой обработки сигналов
- •11.1.1 Двоичные сумматоры
Десятичная система счисления
Основание этой системы счисления p равно десяти. В этой системе счисления используется десять цифр. В настоящее время для обозначения этих цифр используются символы 0, 1, 2, 3, 4, 5, 6, 7, 8, 9. Число в десятичной системе счисления записывается как сумма единиц, десятков, сотен, тысяч и так далее. То есть веса соседних разрядов различаются в десять раз. Точно также записываются и числа, меньшие единицы. В этом случае разряды числа будут называться как десятые, сотые или тысячные доли единицы.
Рассмотрим пример записи десятичного числа. Для того чтобы показать, что в примере используется именно десятичная система счисления, используем индекс 10. Если же кроме десятичной формы записи чисел не предполагается использования никакой другой, то индекс обычно не используется:
A10=247,5610=2*102+4*101+7*100+5*10-1 +6*10-2=20010+4010+710+0,510+0,0610
Здесь самый старший разряд числа будет называться сотнями. В приведённом примере сотням соответствует цифра 2. Следующий разряд будет называться десятками. В приведённом примере десяткам соответствует цифра 4. Следующий разряд будет называться единицами. В приведённом примере единицам соответствует цифра 7. Десятым долям соответствует цифра 5, а сотым – 6.
Двоичная система счисления
Основание этой системы счисления p равно двум. В этой системе счисления используется две цифры. Чтобы не выдумывать новых символов для обозначения цифр, в двоичной системе счисления были использованы символы десятичных цифр 0 и 1. Для того чтобы не спутать систему счисления в записи числа используется индекс 2. Если же кроме двоичной формы записи чисел не предполагается использования никакой другой, то этот индекс можно опустить.
Число в этой системе счисления записывается как сумма единиц, двоек, четвёрок, восьмёрок и так далее. То есть веса соседних разрядов различаются в два раза. Точно также записываются и числа, меньшие единицы. В этом случае разряды числа будут называться как половины, четверти или восьмые доли единицы.
Рассмотрим пример записи двоичного числа:
A2=101110,1012=1*25+0*24+1*23+1*22 +1*21+0*20+1*2-1+0*2-2+1*2-3=3210+810+410+210+0,510+0,12510=46,62510
При записи во второй строке примера десятичных эквивалентов двоичных разрядов мы не стали записывать степени двойки, которые умножаются на ноль, так как это привело бы только к загромождению формулы и, как следствие, затруднение понимания материала.
Недостатком двоичной системы счисления можно считать большое количество разрядов, требующихся для записи чисел. В качестве преимущества этой системы счисления можно назвать простоту выполнения арифметических действий, которые будут рассмотрены позднее. Используются так же восьмеричная и шестнадцатеричная системы счисления
4.2 Синтез цифровых комбинационных схем по произвольной таблице истинности
Любая цифровая комбинационная схема (логическая схема без памяти) полностью описываетсятаблицей истинности. При этом не обязательно чтобы все комбинации входных цифровых сигналов были полезными. Возможна ситуация, когда только часть комбинаций входных логических сигналов является полезной. В этом случае выходные сигналы цифрового устройства для оставшихся комбинаций входных логических сигналов могут быть доопределены произвольно. Обычно при этом стараются выбирать цифровые значения выходных сигналов таким образом, чтобы схема цифрового устройства получилась простейшей.
Для реализации цифровых логических схем с произвольной таблицей истинности используется сочетание простейших логических элементов "И" "ИЛИ" "НЕ". Существует два способа синтеза цифровых схем, реализующих произвольную таблицу истинности. Это СКНФ (логическое произведение суммы входных сигналов) и СДНФ (сумма логических произведений входных сигналов).
При синтезе цифровой схемы, реализующей произвольную таблицу истинности,каждый выход анализируется (и строится схема) отдельно и независимо. В настоящее время наиболее распространены цифровые микросхемы, совместимые с ТТЛ технологией, а в этой технологии производства микросхем проще всего получитьлогические элементы "И". Поэтому первым рассмотрим способ реализации произвольной таблицы истинности основанный на СДНФ.