Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:

fucking test 2 / DirBase / Организация эвм

.txt
Скачиваний:
32
Добавлен:
09.04.2015
Размер:
25.97 Кб
Скачать
1. [ОЭ-1] Определите структуру вычислительной машины, изображенной на рисунке.
or1.jpg
Структура с общей памятью
Структура с непосредственными связями
!!!Структура на базе общей шины
Распределенная система
Иерархическая структура
***
2. [ОЭ-2] Определите структуру вычислительной машины, изображенной на рисунке.
or2.jpg
!!!Структура с общей памятью
Структура с непосредственными связями
Структура на базе общей шины
Распределенная система
Иерархическая структура
***
3. [ОЭ-3] Определите структуру вычислительной машины, изображенной на рисунке?
or3.jpg
Структура с общей памятью
Структура с непосредственными связями
Структура на базе общей шины
!!!Распределенная система
Иерархическая структура
***
4. [ОЭ-4] Бит состояния в интерфейсной схеме устройства ввода очищается сразу после чтения данных из входного буфера данных? Почему?

Устройство готово
Устройство занято
!!!Данные прочитаны. Буфер пуст.
Произошла ошибка
Произошло прерывание устройства
***
5. [ОЭ-5] В дисковом устройстве имеется 24 поверхности, на которые может записываться информация. Всего в нем 14000 цилиндров, на дорожке в среднем 400 секторов, а каждый сектор содержит 512 байт данных. Определите максимальное количество байтов, которое можно сохранить на таком устройстве?

10 ГБ
!!!68 ГБ
23 ГБ
70 ГБ
100 ГБ
***
6. [ОЭ-6] В дисковом устройстве имеется 24 поверхности, на которые может записываться информация. Всего в нем 14000 цилиндров, на дорожке в среднем 400 секторов, а каждый сектор содержит 512 байт данных. Какова скорость пересылки данных в байтах в секунду при скорости вращения магнитного диска 7200 об/мин?

34 Мбайт/с
10 Мбайт/с
!!!24 Мбайт/с
54 Мбайт/с
64 Мбайт/с
***
7. [ОЭ-7] Память какого типа строится на триггерах?

Параллельная
!!!Статическая
Динамическая
Постоянная
Симметричная
***
8. [ОЭ-8] Память какого типа строится на конденсаторах?

Буферная
Статическая
!!!Динамическая
Постоянная
Симметричная
***
9. [ОЭ-9] Какая адресация изображена на схеме? <см. картинку>
or9.jpg
!!!Прямая регистровая
Косвенная
Непосредственная
Прямая
Относительная
***
10. [ОЭ-10] Какая адресация изображена на схеме? <см. картинку>
or10.jpg
Прямая-регистровая
Косвенная
Прямая
!!!Косвенно-регистровая
Непосредственная
***
11. [ОЭ-11] Какая адресация изображена на схеме? <см. картинку>
or11.jpg
Прямая-регистровая
Косвенная
Непосредственная
Прямая
!!!Относительная
***
12. [ОЭ-12] Что понимается под сегментацией памяти?

Область памяти
!!!Разбивка на сегменты
Адресация
Пересылка
Хранение
***
13. [ОЭ-13] Для чего нужен контролер прямого доступа в память?

Управлять памятью
Управлять устройствами
Управлять процессором
!!!Работать с памятью без участия процессора
Работать с памятью с участием процессора
***
14. [ОЭ-14] Если каждый блок основной памяти имеет только одно фиксированное место, на котором он может появиться в кэш-памяти, то как называется такая кэш-память?

N-канальная множественно-ассоциативная память
Виртуальная память
!!!Память с прямым отображением
Множественно-ассоциативная память
Полностью ассоциативная память
***
15. [ОЭ-15] Если некоторый блок основной памяти может располагаться на любом месте кэш-памяти, то как называется такая кэш-память?

N-канальная множественно-ассоциативная память
Виртуальная память
Память с прямым отображением
Множественно-ассоциативная память
!!!Полностью ассоциативная память
***
16. [ОЭ-16] Если некоторый блок основной памяти может располагаться на ограниченном множестве мест в кэш-памяти, то как называется такая кэш-память?

N-канальная множественно-ассоциативная память
Виртуальная память
Память с прямым отображением
!!!Множественно-ассоциативная память
Полностью ассоциативная память
***
17. [ОЭ-17] Если множество состоит из N блоков, которые могут располагаться на ограниченном множестве мест в кэш-памяти, то как называется такая кэш-память?

!!!N-канальная множественно-ассоциативная память
Виртуальная память
Память с прямым отображением
Множественно-ассоциативная память
Полностью ассоциативная память
***
18. [ОЭ-18] Если в коде команды размещается непосредственно операнд, то как называется такая адресация?

Прямая-регистровая
Косвенная
!!!Непосредственная
Прямая
Относительная
Подразумеваемая
***
19. [ОЭ-19] Если в коде команды размещается адрес ячейки памяти, в которой хранится операнд, то как называется такая адресация?

Прямая-регистровая
Косвенная
Непосредственная
!!!Прямая
Относительная
Подразумеваемая
***
20. [ОЭ-20] Если в коде команды не содержится явных указаний на размещение операнда или результата операции, то как называется такая адресация?

Прямая-регистровая
Косвенная
Непосредственная
Прямая
Относительная
!!!Подразумеваемая
***
21. [ОЭ-21] По какому принципу работает стековая память?

LILO
ChIFO
!!!LIFO
FIFO
FILO
***
22. [ОЭ-22] Какая организация кэш-памяти изображена на рисунке?
or22.jpg
С прямым отображением
!!!С ассоциативным отображением
С множественно-ассоциативным отображением
С отображением секторов
С отображением регистров
***
23. [ОЭ-23] Какая организация кэш-памяти изображена на рисунке?
or23.jpg
!!!С прямым отображением
С ассоциативным отображением
С множественно-ассоциативным отображением
С отображением секторов
С отображением регистров
***
24. [ОЭ-24] Какая организация кэш-памяти изображена на рисунке?
or24.jpg
С прямым отображением
С ассоциативным отображением
!!!С множественно-ассоциативным отображением
С отображением секторов
С отображением регистров
***
25. [ОЭ-25] Какая организация кэш-памяти изображена на рисунке?
or25.jpg
С прямым отображением
С ассоциативным отображением
С множественно-ассоциативным отображением
!!!С отображением секторов
С отображением регистров
***
26. [ОЭ-26] К какому типу передачи данных относится шина USB?

Случайная
Параллельная
!!!Последовательная
Последовательно-параллельная
***
27. [ОЭ-27] К какому типу передачи данных относится шина S-ATA?

Случайная
Параллельная
!!!Последовательная
Последовательно-параллельная
***
28. [ОЭ-28] Какая структура изображена на рисунке?
or28.jpg
Дерево устройство прерывания
Дерево устройства управления
Дерево процессора
Дерево памяти
!!!Дерево USB
***
29. [ОЭ-29] Что такое транзакция шины?

Захват данных на шине
Захват адреса на шине
!!!Операция на шине
Простой шины
Перегрузка шины
***
30. [ОЭ-30] Назовите основные виды транзакций?

!!!Транзакции чтения
Транзакции простоя
Транзакции выбора
Транзакции захвата
!!!Транзакции записи
***
31. [ОЭ-31] Какие части включает в себя шинная транзакция?

Посылка управляющих сигналов и данных
!!!Посылка адреса и прием (посылка) данных
Остановка процессора и передача адреса
Передача данных и ПДП
Прием адреса и заполнение регистров памяти
***
32. [ОЭ-32] Как называется прерывание, если оно возникает в случае обнаружения ошибок в каких-либо блоках и устройствах ЭВМ?

Программное
Внешнее
От устройств ввода/вывода
!!!Машинное (аппаратное)
При обращении к ОС
***
33. [ОЭ-33] Как называется прерывание, если оно возникает в случае когда процессор получает информацию о состоянии каналов и периферийных устройств, и отвечает на эти сигналы?

Программное
Внешнее
!!!От устройств ввода/вывода
Машинное (аппаратное)
При обращении к ОС
***
34. [ОЭ-34] Какой протокол используется для увеличения эффективной полосы пропускания шины?

Протокол IPX/SPX
Протокол NetBIOS
!!!Протокол с расщеплением транзакций
Протокол TCP/ТP
Протокол с коммутацией пакетов
***
35. [ОЭ-35] Какая шина функционирует в режиме разделения времени? В такой шине цикл шины разбит на временной интервал для передачи адреса и временной интервал для передачи данных.

Тактированная шина
!!!Мультиплексируемая шина
Синхронная шина
Асинхронная шина
Импульсная шина
***
36. [ОЭ-36] На рисунке изображена схема обработки микрокоманды. К какому формату ее можно отнести?
or36.jpg
!!!Микрокоманда с двумя полями адреса
Микрокоманда с единственным полем адреса
Микрокоманда переменного формата
Микрокоманда сложной структуры
Микрокоманда с тремя полями адреса
***
37. [ОЭ-37] На рисунке изображена схема обработки микрокоманды. К какому формату ее можно отнести?
or37.jpg
Микрокоманда с двумя полями адреса
!!!Микрокоманда с единственным полем адреса
Микрокоманда переменного формата
Микрокоманда сложной структуры
Микрокоманда с тремя полями адреса
***
38. [ОЭ-38] Какой микропрограммный аппарат изображен на рисунке?
or38.jpg
!!!С жесткой логикой
С микропрограммной логикой
Смешанной логикой
Сегментной логикой
Регистровой логикой
Нанопрограммной логикой
***
39. [ОЭ-39] Какой микропрограммный аппарат изображен на рисунке?
or39.jpg
С жесткой логикой
!!!С микропрограммной логикой
Смешанной логикой
Сегментной логикой
Регистровой логикой
Нанопрограммной логикой
***
40. [ОЭ-40] На каком принципе основаны матричные вычислительные системы?

!!!SIMD
MIMD
RISC
CISC
DRAM
***
41. [ОЭ-41] На какое устройство возлагается функция арифметической и логической обработки данных?

ПЗУ
!!!АЛУ
ОЗУ
ВЗУ
ЦУУ
***
42. [ОЭ-42] Для чего нужен флаговый регистр?

Хранит служебную информацию
!!!Определяет текущее состояние машины для организации ветвления программы
Резервный регистр
Выдает результат выполнения операции
Дополнительный регистр сложения
***
43. [ОЭ-43] Операционное устройство какого типа изображено на рисунке
or43.jpg
С логической структурой
!!!С жесткой структурой
С базисной структурой
С программной структурой
С магистральной структурой
***
44. [ОЭ-44] Операционное устройство какого типа изображено на рисунке
or44.jpg
С логической структурой
С жесткой структурой
С базисной структурой
С программной структурой
!!!С магистральной структурой
***
45. [ОЭ-45] На рисунке изображена структура магистрального ОПУ. К какому типу она относится?
or45.jpg
Четырехмагистральное
!!!Трехмагистральное
Одномагистральное
Двухмагистральное
Пятимагистральное
***
46. [ОЭ-46] На рисунке изображена структура магистрального ОПУ. К какому типу она относится?
or46.jpg
Четырехмагистральное
Трехмагистральное
Одномагистральное
!!!Двухмагистральное
Пятимагистральное
***
47. [ОЭ-47] На рисунке изображена структура магистрального ОПУ. К какому типу она относится?
or47.jpg
Четырехмагистральное
Трехмагистральное
!!!Одномагистральное
Двухмагистральное
Пятимагистральное
***
48. [ОЭ-48] Как обрабатывает данные ОПУ, изображенное на рисунке?
or48.jpg
!!!Последовательно
Случайно
Параллельно
С запросом
Последовательно-параллельно
***
49. [ОЭ-49] Как обрабатывает данные ОПУ, изображенное на рисунке?
or49.jpg
Последовательно
Случайно
!!!Параллельно
С запросом
Последовательно-параллельно
***
50. [ОЭ-50] Что за схема изображена на рисунке?
or50.jpg
!!!Схема устройства умножения по алгоритму правого сдвига
Схема устройства умножения по алгоритму левого сдвига
Схема устройства сложения
Схема устройства деления по алгоритму правого сдвига
Схема устройства деления по алгоритму левого сдвига
***
51. [ОЭ-51] Что за схема изображена на рисунке?
or51.jpg
Схема устройства умножения по алгоритму правого сдвига
!!!Схема устройства умножения по алгоритму левого сдвига
Схема устройства сложения
Схема устройства деления по алгоритму правого сдвига
Схема устройства деления по алгоритму левого сдвига
***
52. [ОЭ-52] Какая блок-схема АЛУ изображена на рисунке?
or52.jpg
Схема деления n-разрядных двоичных чисел
Схема умножения n-разрядных двоичных чисел
Схема деления и умножения
!!!Схема сложения и вычитания
Схема переноса и сдвига
***
53. [ОЭ-53] Какой алгоритм представлен на рисунке?
or53.jpg
Алгоритм деления чисел со знаком
!!!Алгоритм умножения чисел без знака
Умножение в дополнительном коде алгоритмом Бута
Алгоритм деления чисел без знака
Алгоритм умножения чисел со знаком
***
54. [ОЭ-54] Какой алгоритм представлен на рисунке?
or54.jpg
Алгоритм деления чисел со знаком
Алгоритм умножения чисел без знака
!!!Умножение в дополнительном коде алгоритмом Бута
Алгоритм деления чисел без знака
Алгоритм умножения чисел со знаком
***
55. [ОЭ-55] К какому типу можно отнести структуру умножителя, изображенного на рисунке?
or55.jpg
Шаговый
Построчный
!!!Конвейерный
Комбинированный
Последовательный
***
56. [ОЭ-56] Какой алгоритм представлен на рисунке?
or56.jpg
Алгоритм деления чисел со знаком
Алгоритм умножения чисел без знака
Умножение в дополнительном коде алгоритма Бута
!!!Алгоритм деления чисел без знака
Алгоритм умножения чисел со знаком
***
57. [ОЭ-57] Укажите архитектуру ВС.<см. картинку>
or57.jpg
ВКВД
ОКОД
!!! МКОД
ОКМД
МКМД
***
58. [ОЭ-58] Укажите архитектуру ВС.<см. картинку>
or58.jpg
ВКВД
ОКОД
МКОД
ОКМД
!!!МКМД
***
59. [ОЭ-59] Укажите архитектуру ВС.<см. картинку>
or59.jpg
ВКВД
!!!ОКОД
МКОД
ОКМД
МКМД
***
60. [ОЭ-60] Укажите архитектуру ВС.<см. картинку>
or60.jpg
ВКВД
ОКОД
МКОД
!!!ОКМД
МКМД
***
61. [ОЭ-61] Укажите архитектуру ВС.<см. картинку>
or61.jpg
SIMD
MIMD
MISD
!!!SISD
VISD
***
62. [ОЭ-62] Укажите архитектуру ВС.<см. картинку>
or62.jpg
SIMD
MIMD
!!!MISD
SISD
VISD
***
63. [ОЭ-63] Укажите архитектуру ВС.<см. картинку>
or63.jpg
!!!SIMD
MIMD
MISD
SISD
VISD
***
64. [ОЭ-64] Укажите архитектуру ВС.<см. картинку>
or64.jpg
SIMD
!!!MIMD
MISD
SISD
VISD
***
65. [ОЭ-65] Укажите архитектуру ВС.<см. картинку>
or65.jpg
SIMD (ОКМД)
MIMD (МКМД)
MISD (МКОД)
!!!SISD (ОКОД)
VISD (ВКОД)
***
66. [ОЭ-66] Укажите архитектуру ВС.<см. картинку>
or66.jpg
SIMD (ОКМД)
MIMD (МКМД)
!!!MISD (МКОД)
SISD (ОКОД)
VISD (ВКОД)
***
67. [ОЭ-67] Укажите архитектуру ВС.<см. картинку>
or67.jpg
!!!SIMD (ОКМД)
MIMD (МКМД)
MISD (МКОД)
SISD (ОКОД)
VISD (ВКОД)
***
68. [ОЭ-68] Укажите архитектуру ВС.<см. картинку>
or68.jpg
SIMD (ОКМД)
!!!MIMD (МКМД)
MISD (МКОД)
SISD (ОКОД)
VISD (ВКОД)
***
69. [ОЭ-69] По принципу закрепления вычислительных функций за отдельными ЭВМ (процессорами) различают ВС с…? (Выберите два варианта)

Асинхронным закреплением функций
!!!Жестким закреплением функций
!!!Плавающим закреплением функций
Временным закреплением функций
Синхронным закреплением функций
***
70. [ОЭ-70] Как разделяются вычислительные системы по виду их составляющих элементов? (Выберите два варианта)

!!!Многомашинные
Однородные
!!!Многопроцессорные
Неоднородные
Централизованные
***
71. [ОЭ-71] Как разделяются вычислительные системы по типу ЭВМ или процессоров? (Выберите два варианта)

Многомашинные
!!!Однородные
Многопроцессорные
!!!Неоднородные
Централизованные
***
72. [ОЭ-72] Как разделяются вычислительные системы по характеру пространственного распределения? (Выберите два варианта)

Централизованные
Однородные
!!!Распределенные
Неоднородные
!!!Сосредоточенные
***
73. [ОЭ-73] Как разделяются вычислительные системы по методу управления элементами? (Выберите три варианта)
Асинхронные
!!!Централизованные
!!!Смешанные
Синхронные
!!!Децентрализованные
***
74. [ОЭ-74] Как разделяются вычислительные системы по назначению? (Выберите два варианта)

Сетевые
!!!Универсальные
Распределенные
!!!Специализированные
Сосредоточенные
***
75. [ОЭ-75] Как разделяются вычислительные системы по временным режимам работы? (Выберите два варианта)

Сетевым
Распределенным
!!!Оперативным
Специализированным
!!!Неоперативном
***
76. [ОЭ-76] Назовите уровни комплексирования машин в вычислительную систему. (Выберите пять вариантов)

Общих архитектурных особенностей
!!!Прямого управления
Общей теории информации
!!!Общей оперативной памяти
!!!Комплексируемых каналов ввода-вывода
Общих системных подходов
!!!Устройств управления внешними устройствами
!!!Общих внешних устройств
***
77. [ОЭ-77] Сколько существует уровней комплексирования машин в вычислительную систему?

Два
Десять
Восемь
Три
!!!Пять
***
78. [ОЭ-78] Как еще называют уровни комплексирования машин в вычислительную систему?

Физическими
Математическими
!!!Логическими
Двоичными
Симметричными
***
79. [ОЭ-79] Почему уровни комплексирования машин в вычислительную систему называют логическими? (Выберите два варианта)

Они имеют логические процессоры
!!!Они объединяют на каждом уровне разнотипную аппаратуру
Они построены на общей теории информатики
!!!Они имеют сходные методы управления
Они имеют в своем составе сеть АЛУ
***
80. [ОЭ-80] Как называются вычислительные системы, использующие общую разделяемую память для межпроцессорного взаимодействия и синхронизации?

!!!Архитектурами с разделяемой памятью
Архитектурами с общей памятью
Архитектурами с передачей сообщений
Гибридными архитектурами
Архитектурами с общим процессором
***
81. [ОЭ-81] Как называются вычислительные системы, в которых память распределена по процессорам, а для взаимодействия и синхронизации используется механизм передачи сообщений?

Архитектурами с разделяемой памятью
Архитектурами с общей памятью
!!!Архитектурами с передачей сообщений
Гибридными архитектурами
Архитектурами с общим процессором
***
82. [ОЭ-82] Как называются вычислительные системы, с разделенной памятью и синхронизацией через разделяемые переменные?

Архитектурами с разделяемой памятью
Архитектурами с общей памятью
Архитектурами с передачей сообщений
!!!Гибридными архитектурами
Архитектурами с общим процессором
***
83. [ОЭ-83] Что такое когерентность кэшей?

Все процессоры получают разные значения одних и тех же переменных в любой момент времени
Все процессоры получают одинаковые значения случайных переменных в любой момент времени
Только часть процессоров получают одинаковые значения одних и тех же переменных в любой момент времени
!!!Все процессоры получают одинаковые значения одних и тех же переменных в любой момент времени
Только одни процессор получает одинаковые значения одних и тех же переменных в любой момент времени
***
84. [ОЭ-84] В какой памяти возникает проблема когерентности?

В одноуровневой иерархической памяти
!!!В многоуровневой иерархической памяти
В виртуальной памяти
В стековой памяти
В регистрах
***
85. [ОЭ-85] В каких вычислительных системах возникает проблема о когерентности?

В однопроцессорных системах
В многомашинных системах с разделяемой памятью
!!!В многопроцессорных системах с общей памятью
В многомашинных системах с общей памятью
В многопроцессорных системах с разделяемой памятью
***
86. [ОЭ-86] Определите архитектуру вычислительной системы, изображенной на рисунке.
or86.jpg
!!!Симметричная мультипроцессорная архитектура
Синхронная мультипроцессорная архитектура
Асимметричная мультипроцессорная архитектура
Симметричная однопроцессорная архитектура
Асимметричная однопроцессорная архитектура
Асинхронная мультипроцессорная архитектура
***
87. [ОЭ-87] Определите архитектуру вычислительной системы, изображенной на рисунке.
or87.jpg
Симметричная мультипроцессорная архитектура
Синхронная мультипроцессорная архитектура
!!!Асимметричная мультипроцессорная архитектура
Симметричная однопроцессорная архитектура
Асимметричная однопроцессорная архитектура
Асинхронная мультипроцессорная архитектура
***
88. [ОЭ-88] Определите архитектуру вычислительной системы, изображенной на рисунке?
or88.jpg
Симметричная мультипроцессорная архитектура
Синхронная мультипроцессорная архитектура
!!!Асимметричная мультипроцессорная архитектура
Симметричная однопроцессорная архитектура
Асимметричная однопроцессорная архитектура
Асинхронная мультипроцессорная архитектура
***
89. [ОЭ-89] Определите архитектуру вычислительной системы, изображенной на рисунке?
or89.jpg
Симметричная мультипроцессорная архитектура
Синхронная мультипроцессорная архитектура
!!!Асимметричная мультипроцессорная архитектура
Симметричная однопроцессорная архитектура
Асимметричная однопроцессорная архитектура
Асинхронная мультипроцессорная архитектура
***
90. [ОЭ-90] Что собой представляют слабосвязанные MIMD-системы?

Это ВС с разделяемой общей памятью
Это ВС с нераспределенной памятью
Это ВС с одинаковой памятью
!!!Это ВС с распределенной памятью
Это ВС с неразделяемой общей памятью
***
91. [ОЭ-91] Что собой представляют cильносвязанные MIMD-системы?

!!!Это ВС с разделяемой общей памятью
Это ВС с нераспределенной памятью
Это ВС с одинаковой памятью
Это ВС с распределенной памятью
Это ВС с неразделяемой общей памятью
***
92. [ОЭ-92] На каком принципе основаны симметричные мультипроцессорные системы?

SIMD
!!!MIMD
RISC
CISC
DRAM
***
93. [ОЭ-93] На каком принципе основаны асимметричные мультипроцессорные системы?

SIMD
!!!MIMD
RISC
CISC
DRAM
***
94. [ОЭ-94] На каком принципе основаны системы с массовой параллельной обработкой?

!!!SIMD
MIMD
RISC
CISC
DRAM
***
95. [ОЭ-95] На каком принципе основаны кластерные системы?

SIMD
!!!MIMD
RISC
CISC
DRAM
***
96. [ОЭ-96] На каком принципе основаны транспьютеры?

SIMD
MIMD
!!!RISC
CISC
DRAM
***
97. [ОЭ-97] На каком принципе основаны векторные ВС?

SIMD
!!!MIMD
RISC
CISC
DRAM
***
98. [ОЭ-98] На каком принципе основаны систолические ВС?

!!!SIMD
MIMD
RISC
CISC
DRAM
***
99. [ОЭ-99] На каком принципе основаны ассоциативные ВС?

SIMD
!!!MIMD
RISC
CISC
DRAM
***
100. [ОЭ-100]По какому принципу построен массив процессоров изображенных на рисунке?
or100.jpg
Память - Память
Процессорный элемент - Память
!!!Процессорный элемент - Процессорный элемент
Процессорный элемент – Внешнее устройство
Память - Внешнее устройство
***
101. [ОЭ-101] На каком принципе основаны VLIW-вычислительные системы?

SIMD
!!!MIMD
RISC
CISC
DRAM
***
102. [ОЭ-102] По какому принципу построен массив процессоров изображенных на рисунке?
or102.jpg
Память - Память
!!!Процессорный элемент - Память
Процессорный элемент - Процессорный элемент
Процессорный элемент – Внешнее устройство
Память - Внешнее устройство
***
103. [ОЭ-103] Как называют однородную вычислительную среду из процессорных элементов, совмещающую в себе свойства конвейерной и матричной обработки?

Физической структурой
Математической структурой
Решетчатой структурой
!!!Систолической структурой
Квадратной структурой
***
104. [ОЭ-104] Какие операции выполняются за один шаг в IPS-элементе?

Вычисления скалярного деления
!!!Вычисления скалярного произведения
Вычисления логической функции
Вычисления скалярного сложения
Вычисления скалярного сложения
***
105. [ОЭ-105] Систолические структуры по степени гибкости делят на … (Выберите три варианта)

Аппаратные
!!!Специализированные
Логические
!!!Программируемые
!!!Алгоритмически ориентированные
***
106. [ОЭ-106] По разрядности процессорных элементов систолические структуры делят на… (Выберите два варианта)

!!!Одноразрядные
Безразрядные
!!!Многоразрядные
Никак не делятся
Гибкая разрядность
***
107. [ОЭ-107] По характеру локально-пространственных связей процессорных элементов систолические структуры делят на … (Выберите три варианта)

Круглые
!!!Одномерные
Квадратные
!!!Двумерные
!!!Трехмерные
***
109. [ОЭ-109] Определите архитектуру вычислительной системы, изображенной на рисунке.
or109.jpg
Массовая параллельная мультипроцессорная система
Симметричная мультипроцессорная система с общей кэш-памятью
!!!Симметричная мультипроцессорная система с разделяемой памятью
Симметричная мультипроцессорная система с общей шиной
Симметричная мультипроцессорная система с неоднородным доступом к памяти
***
110. [ОЭ-110] Определите архитектуру вычислительной системы, изображенной на рисунке.
or110.jpg
Массовая параллельная мультипроцессорная система
Симметричная мультипроцессорная система с общей кэш-памятью
Симметричная мультипроцессорная система с разделяемой памятью
!!!Симметричная мультипроцессорная система с общей шиной
Симметричная мультипроцессорная система с неоднородным доступом к памяти
***
111. [ОЭ-111] Определите архитектуру вычислительной системы, изображенной на рисунке.
or111.jpg
!!!Массовая параллельная мультипроцессорная система
Симметричная мультипроцессорная система с общей кэш-памятью
Симметричная мультипроцессорная система с разделяемой памятью
Симметричная мультипроцессорная система с общей шиной
Симметричная мультипроцессорная система с неоднородным доступом к памяти
***
112. [ОЭ-112] Как называют сверхбольшую интегральную микросхему, заключающую в себе центральный процессор, блок операций с плавающей запятой, статическое оперативное запоминающее устройство, интерфейс с внешней памятью и несколько каналов связи?

!!!Нанокомпьютером
Микропроцессором
Транспьютером
Сервером
Сетью
***
113. [ОЭ-113] На рисунке показана схема кластеризации. Назовите метод кластеризации.
or113.jpg
Пассивное резервирование
!!!Без совместно используемых дисков
С совместно используемыми дисками
Самостоятельные серверы
С активным вторичным сервером
***
114. [ОЭ-114] На рисунке показана схема кластеризации. Назовите метод кластеризации?
or114.jpg
Пассивное резервирование
Без совместно используемых дисков
!!!С совместно используемыми дисками
Самостоятельные серверы
С активным вторичным сервером
***
115. [ОЭ-115] Какой тип оперативной памяти включается в транспьютер?

!!!Статическая
Динамическая
Никакая
Сегментная
Смешанная
***
116. [ОЭ-116] Структура какого процессора приведена на рисунке?
or116.jpg
Матричного
Ассоциативного
!!!Векторного
Симметричного
Нанопроцессора
***
117. [ОЭ-117] Структура какого процессора приведена на рисунке?
or117.jpg
Матричного
!!!Ассоциативного
Векторного
Симметричного
Нанопроцессора
***
118. [ОЭ-118] Структура какой вычислительной системы приведена на рисунке?
or118.jpg
!!!Матричной ВС
Ассоциативной ВС
Векторной ВС
Симметричной ВС
Многомашинной ВС
***
endbase

Соседние файлы в папке DirBase