- •1.1. Основные характеристики эвм
- •1.2.Классификация средств эвт
- •1.3. Общие принципы построения современных эвм
- •1.4 Понятие о состоянии процессора (программы). Вектор (слово) состояния
- •2. Определение архитектуры эвм
- •2.1. Классификация эвм по областям применения
- •Основные характеристики, области применения эвм различных классов Понятие архитектуры эвм
- •Основные характеристики эвм
- •СуперЭвм
- •2.1. Общие сведения и классификация устройств памяти
- •2.2 Адресная, ассоциативная и стековая организации памяти
- •Структура машинной команды
- •Способы задания операндов команды
- •Прямая адресация
- •Косвенная базовая (регистровая) адресация
- •Косвенная базовая (регистровая) адресация со смещением
- •Косвенная индексная адресация со смещением
- •Косвенная базовая индексная адресация
- •Косвенная базовая индексная адресация со смещением
- •9.5. Способы адресации
- •3.6. Стековая адресация
- •9.7. Команды, процедуры и микропрограммы
- •Архитектура суперскалярных процессоров
- •Предварительная выборка команд и предсказание переходов
- •Декодирование команд, переименование ресурсов и диспетчеризация
- •Исполнение команд
- •Работа с памятью
- •Завершение выполнения команды
- •Направления развития суперскалярной архитектуры
- •9.16. Принципы организации системы прерывания программ
- •9.17. Особенности систем прерывания малых эвм
- •9.19. Процедура выполнения команд. Рабочий цикл процессора
- •9.20. Принцип совмещения операций академика с. А. Лебедева. Конвейер операций
- •Контрольные вопросы
- •Иерархическая структура памяти
- •Классификация вычислительных систем
- •Основные классы современных параллельных компьютеров mpp, smp, numa, pvp, кластеры.
- •Denelcor hep (Heterogeneous Element Processor)
- •Pasm (Partitioned simd/mimd computer)
- •Pringle
- •LCap (loosely Coupled Array Processors
- •Pepe (Parallel Element Processor Ensemble)
Pepe (Parallel Element Processor Ensemble)
Это система из 288 ПЭ с низкой степенью связности. Каждый процессорный элемент содержит по три процессора (каждый процессор предназначался для выполнения определенной функции, связанной с задачей радиолокации), управляемых в синхронном режиме тремя устройствами управления (по одному на каждый тип процессора в ПЭ). Эти три устройства управления подключались к трем стандартным каналам ввода-вывода машины CDC 7600, которая была главной для всей системы. Связь между ПЭ осуществлялась через блоки памяти устройств управления.
PRIME
Система состоит из пяти процессоров. Каждый процессор через матричный коммутатор имеет доступ к блокам памяти (количество блоков варьируется от одного и более). Через сеть внешнего доступа процессоры соединяются с памятью на внешних носителях и устройствами ввода--вывода. В каждый момент времени некоторый процессор с памятью работает как управляющий процессор (монитор), регулируя активность остальных рабочих процессоров.