Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:

3510

.pdf
Скачиваний:
5
Добавлен:
15.11.2022
Размер:
6.2 Mб
Скачать

ОГЛАВЛЕНИЕ

 

ВВЕДЕНИЕ

3

1. ЦИФРОВЫЕ БИС

5

1.1. Специализированные БИС

5

1.2. Программируемые логические ИС

7

1.3. Академические ПЛИС

20

1.4. Индустриальные ПЛИС фирмы Altera

27

1.4.1. Семейство ПЛИС MAX3000 и MAX7000

28

1.4.2. Семейство ПЛИС FLEX6000 и FLEX10K

36

1.4.3. Семейство ПЛИС APEX20K

45

1.4.4. Семейство ПЛИС Stratix III

46

1.5. Программные средства проектирования ПЛИС

52

2. ТРЕХМЕРНЫЕ ИНТЕГРАЛЬНЫЕ СХЕМЫ

70

2.1.Проблемы, связанные с проектированием БИС по

субмикронным проектным нормам, и методы их решения

70

2.2. Стековые 3D БИС

87

2.3. ПЛИС типа ППВМ: от 2D к 3D

93

3. ПРОЕКТИРОВАНИЕ ПЛИС ТИПА ППВМ

124

3.1. Разработка функциональной модели ПЛИС типа ППВМ в

 

САПР Quartus II с использованием технологии соединений

 

multi-driver

124

3.2. Разработка модели ПЛИС типа ППВМ с одноуровневой

 

структурой межсоединений с использованием технологии

 

соединений single-driver в системе визуально-имитационного

 

моделирования Matlab/Simulink

145

4. ПРОЕКТИРОВАНИЕ МИКРОПРОЦЕССОРНЫХ ЯДЕР ДЛЯ

 

РЕАЛИЗАЦИИ В БАЗИСЕ ПЛИС

165

321

 

4.1. Проектирование учебного процессора для реализации в

базисе ПЛИС с помощью конечного автомата

 

165

4.2.

Использование

различных

типов

памяти

при

проектировании учебного микропроцессорного ядра для

реализации в базисе ПЛИС

 

 

181

4.3. Проектирование учебного процессора для реализации в

базисе ПЛИС с использованием системы Matlab/Simulink

200

4.4. Проектирование учебного процессора с фиксированной

запятой в системе Matlab/Simulink

 

 

225

4.5. Проектирование учебного процессора с фиксированной

запятой в САПР ПЛИС Quartus II

 

 

248

4.6. Проектирование микропроцессорных ядер с конвейерной

архитектурой для реализации в базисе ПЛИС

 

276

4.7. Использование ресурсов ПЛИС Stratix III фирмы Altera при

проектировании микропроцессорных ядер

 

290

4.8.Проектирование микропроцессорных ядер с

использованием приложения StateFlow системы Matlab/Simulink

300

ЗАКЛЮЧЕНИЕ

318

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

319

322

Учебное издание

Строгонов Андрей Владимирович

СИСТЕМНОЕ ПРОЕКТИРОВАНИЕ ПРОГРАММИРУЕМЫХ ЛОГИЧЕСКИХ ИНТЕГРАЛЬНЫХ СХЕМ

В авторской редакции

Компьютерная верстка А.В. Строгонова

Подписано к изданию 26.03.2012

Объѐм данных 45 МБ

ФГБОУ ВПО «Воронежский государственный технический университет»

394026 Воронеж, Московский просп., 14

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]