Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Учебники 60225.doc
Скачиваний:
21
Добавлен:
01.05.2022
Размер:
3.13 Mб
Скачать

Заключение

Моделирование ИС позволяет разработчикам анализировать широкий круг схем, избегая недостатков, связанных с применением средств смешанного моделирования. Перед ними открываются новые, недоступные ранее возможности. Например, возможность верификации больших фрагментов SoC на транзисторном уровне после этапов проектирования топологии и экстракции параметров паразитных элементов. Особенностью схем, полученных после экстракции из топологического чертежа, является то, что каждый отдельный элемент уже обладает своими индивидуальными параметрами. У разработчиков ИС появляется также возможность проводить параметрическую оптимизацию и развернутый статистическией анализ больших фрагментов и функций без основ знания и понимания принципов работы основных устройств РЭУ.

Процесс изучения дисциплины направлен на формирование следующих компетенций:

знание основ теории автоматизированного проектирования, моделирования и характеризации УБИС топологическими нормами до 90 нм (БКЗ-1);

знание методологии и маршрутов моделирования аналоговых схем и устройств смешанного сигнала (проектирование аналоговых УБИС с топологическими нормами до 90 нм);

В результате изучения дисциплины слушатели получат достаточный объем знаний в таких областях, как:

автоматизации проектирования и моделирования цифровых, аналоговых и устройств смешанного сигнала (проектирование аналоговых устройств);

маршрута проектирования и моделирования базовых технологических библиотек компонентов с топологическими нормами до 90 нм для САПР компании Cadence.

Библиографический список

  1. Mantooth A., Chaudhary V., Francis M., and Lemaitre L., Automatic Generation of Compact Semiconductor Device Models using Paragon and ADMS // BMAS 2004 - http://www.bmas-conf.org.

  2. Cadence Virtuoso Custom Design platform overview // Cadence Design Systems, Inc., 2003.

  3. Wang S., An-Chang Deng. Delivering a Full-chip Hierarchical Circuit Simulation & Analysis Solution for Nanometer Designs // White paper of Nassda Corporation, 2001.

  4. Virtuoso® UltraSim Simulator User Guide, Version 6.0 // Cadence Design Systems, Inc., May 2005.

  5. Денисенко В.В. Проблемы схемотехнического моделирования КМОП СБИС / В.В. Денисенко // Компоненты и технологии. 2002. № 3. С. 74-78.

  6. Spectre® Circuit Simulator User Guide, Version 6.0 // Cadence Design Systems, Inc., November 2004.

  7. K. Kundert. The Designer's Guide to SPICE and Spectre® // Kluwer Academic Publishers, 1995.

  8. K. Kundert, O. Zinke. Designer's Guide to VERILOG-AMS // Kluwer Academic Publishers, 2004.

Оглавление

Введение

3

1. Понятие «моделирование». Проблемы схемотехнического моделирования

4

1.1. Понятие «моделирование»

4

1.2. Задачи схемотехнического моделирования СБИС

5

1.3. Проблемы схемотехнического моделирования КМОП СБИС

9

2. Среда проектирования аналоговых устройств. Маршрут моделирования и проектирования аналоговых устройств Cadence IC

13

2.1. Среда проектирования аналоговых устройств

13

2.2. Постановка задачи и платформа Cadence Virtuoso как метод решения

14

2.3. Маршрут моделирования аналоговых устройств

16

2.4. Маршрут проектирования аналоговых устройств

18

2.5. Иеpаpхическая система моделей, используемых в САПР элементов БИС

21

2.6. Развитие средств схемотехнического моделирования

26

3. Аналоговое схемотехническое моделирование. Виды и типы анализа

28

3.1. Принципы аналогового схемотехнического моделирования

28

3.2. Виды и типы анализа

35

4. Расширенные виды анализа

36

4.1. Общие положения математической формулировки задач моделирования элементов БИС

36

4.2. Спектральный анализ

37

4.3. Анализ чувствительности

38

4.4. Анализ устойчивости (stb-analisis)

39

4.5. Многовариантный анализ. Режим Parametric Sweep

39

4.6. Анализ Монте-Карло

40

4.7. Моделирование цифровых и аналого-цифровых устройств

42

5. Библиотеки элементов. Состав, структура библиотек элементов для схемотехнического моделирования с проектными нормами 90 нм БиКМОП технологии

44

5.1. Библиотека элементов БиКМОП технологии

44

5.2. Состав, структура библиотек элементов для схемотехнического моделирования с проектными нормами 90 нм БиКМОП технологии

46

6. Модели элементов. Их параметры

53

6.1. Резисторы

54

6.2. Конденсаторы

55

6.3. Модели биполярных транзисторов

55

6.4. Модели МОП-транзисторов

58

6.5. Источники сигналов и питания

61

7. Задание на моделирование. Список соединений. Язык SPICE

61

7.1. Расчет режима по постоянному току

65

7.2. Многовариантный расчет режима по постоянному току

65

7.3. Расчет малосигнальных чувствительностей

67

8. Микросхемотехника аналоговых и аналого-цифровых СФ блоков

71

Заключение

81

Библиографический список

82

Учебное издание

Балашов Юрий Степанович

Мушта Александр Иванович

Сумин Андрей Михайлович

моделирование

аналоговых устройств сверхбольших

интегральных схем

В авторской редакции

Подписано к изданию 28.10.2011.

Объем данных 3,02 МБ.

ФГБОУ ВПО «Воронежский государственный технический университет»

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]