Схемотехніка.
Функціонує згідно з програмою
-Мікропроцесор
Трансп’ютери відносяться до процесорів
-Спеціалізованих
Дозволяють нарощувати розрядність процесори
-Секційні
Дозволяють створювати нові команди процесори
-З мікропрограмним керуванням
Для масових паралельних обчислень застосовують процесори
-Трансп’ютери
Процесори з повним набором команд – це
-CISK
Шина даних позначається
-DB
Для передачі керуючих сигналів призначена шина
-CB
Шина адрес позначається
-AB
Сигнал CS означає
-Вибір кристала
Сигнал ОЕ означає
-Дозвіл виходу
Об’єм адресованої пам’яті визначається розрядністю шини
-AB
Регістр команд процесора i8080 знаходиться
-У блоці керування
Основним вузлом блоку керування є
-Дешифратор
Основним вузлом блоку АЛП є
-Суматор
Акумулятор процесора має назву
-Регістр результату
Регістр прапорців призначений для
-Ознак стану процесора та результату виконання команд
Ознака Z=0 означає
-Результат дорівнює нулю
Прямий стек має назву
-FIFO
Команди роботи зі стеком
-PUSH, POP
Глибина стеку залежить від розрядності
-Покажчика стека
Буфер адреси відноситься до блоку
-Інтерфейса
Запит на переривання позначається
-INT
Стан очікування завершується з появою
-READY=1
Якщо в команді вказана адреса, то адресування
-Пряме
Якщо в команді вказаний операнд, то адресування
-Безпосереднє
До спеціальних команд процесора i8080 відносяться
-EI, DI, NOP
До логічних команд процесора i8080 відноситься
-ANA, ORA, XRA
Мнемокод команди порівняння
-CMP
Обов’язковою після виконання команди CALL ADDR є команда
-RET
Вершина стека позначається
-SP
До програмно недоступних вузлів відносяться
-Блок АЛП
Слово стану програми включає у себе
-[A] -[FLAG]
Команди PUSH завантажує у стек
-Два байти
Команда, що може бути використана в якості часової затримки
-NOP
Команда заборони переривання
-DI
Команда кон’юнкції
-AND
Команди вводу-виводу відносятся до групи
-Пересилання
В режимі запису основним є сигнал
-WR#=0
Основним машинним циклом вважається
-Вибірка команди
Прямий доступ до пам’яті виконується у стані
-Захоплення
Команди зсуву даних вліво
-RLC
Стан зупинки виникає при виконанні команди
-HLT
Для збільшення навантажувальної спроможностіі призначений
-Шинний формувач
ВІС, що допомагає процесору обслуговувати введення-виведення, називається
-Контролер
Буферні регістри позначаються (літери після серії)
-ИР
Восьмирозрядний регістр містить
-Вісім тригерів
Програмований паралельний адаптера КР580ВВ55 містить
-Три порти
Максимальний формат обміну паралельного адаптера КР580ВВ55
-24 біти
Сигнал CS надсилається до BIC від
-ША
Режим читання можливий при сигналах
-RD#=0 WR#=1
Якщо CS=1, то виводи ВІС знаходяться у стані
-Високоімпедансному
Маскування зовнішніх апаратних переривань означає
-Заборону приймання запитів
Програмований системний таймер i8086 містить
-Три канали
Лічильник таймера буде працювати, якщо
-CLK=1 GATE=1
Якщо в таймер завантажити парне число, то тривалість сформованих імпульсів
-Додатній = від’ємному
Режим автозавантаження передбачає роботу
-Без перерви
Контролер пріоритетних переривань позначається
-PIC
Інтервальний таймер позначається
-PIT
Схема маскування переривань присутня у ВІС
-PIC
Найвищим пріоритетом володіє вхід
-IR0
Кількість інформаційних розрядів коду УСАПП КР580ВВ51 (UART 8250)
-5, 6, 7, 8
Рівень фіксації старт-біта УСАПП КР580ВВ51 (UART 8250)
-Логічний “0”
Рівень фіксації стоп-біта УСАПП КР580ВВ51 (UART 8250)
-Логічна “1”
Наявність біта контролю парності/непарності УСАПП є КР580ВВ51 (UART 8250)
-Необов’язкова
Сигнал “строб адреси” позначається
-ADSTB
Сегмент команд позначається
-CS
Регістр ознак мікропроцесора INTEL8086 містить
-9 ознак
Суматор операційного блоку INTEL8086 призначений для
-Обчислень
Розрядність ШД в мінімальній конфігурації INTEL8086
-16 біт
Розрядність ША в максимальній конфігурації INTEL8086
-20 біт
Обмін INTEL8086 з I/O здійснюється по шині даних (адреси)
-Суміщеній
Контролер шини необхідний процесору INTEL8086 у режимі
-Max
Кількість сегментних регістрів INTEL8086
-Чотири
Сигнал BHE# означає дозвіл видачі
-Старшого біта
Індексне адресування забезпечується регістрами
-SI, DI
Індексне зі зміщенням адресування задіює регістри
-SI, DI
Базове зі зміщенням адресування формується у регістрах
-BP, BX
Максимальний формат команд МП INTEL8086
-6 байти
Черга команд призначена для збільшення
-Швидкодії
