Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Лабораторная работа 3.docx
Скачиваний:
0
Добавлен:
01.07.2025
Размер:
1.51 Mб
Скачать

Министерство образования и науки РФ

ФГАОУ ВПО «УрФУ имени первого Президента России Б. Н. Ельцина»

Институт радиоэлектроники и информационных технологий - РтФ

Кафедра радиоэлектроники информационных систем

Оценка_____

Лабораторная работа № 3

«Исследование комбинационных схем”

Отчет по дисциплине «Схемотехника цифровых устройств»

Преподаватель Добряк Вадим Алексеевич

Студент Журавлев Александр Александрович

Группа РИ-250005

Дата 10.04.2017

Екатеринбург 2017

1. Цель работы: Изучить принципы действия комбинационных схем таких, как дешифратор, шифратор, преобразователь кода для семимегментного индикатора, мультиплексор и сумматор.

2. Схемы исследования дешифратора, шифратора, преобразователя кода для семимсегментного индекатора, мультиплексора и сумматора

ДЕШИФРАТОР

Рисунок 1. Логическая схема дешифратора

Рисунок 2. Внешние контакты дешифратора

ШИФРАТОР

Рисунок 3. Логическая схема шифратора

Рисунок 4. Внешние контакты шифратора

ПРЕОБРАЗОВАТЕЛЬ КОДА ДЛЯ СЕМИСЕГМЕНТНОГО ИНДИКАТОРА

Рисунок 5. Логическая схема преобразователя кода для семисегментного индикатора

Рисунок 6. Внешние контакты преобразователя кода семисегментного индикатора

МУЛЬТИПЛЕКСОР

Рисунок 7. Логическая схема мультиплексора

Рисунок 8. Внешние контакты мультиплексора

СУММАТОР

Рисунок 9. Логическая схема мультиплексора

Рисунок 10. Внешние контакты сумматора

3. Таблицы истинности для логических элементов

Рисунок 11. Временная диаграмма функциональной симуляции дешифратора

X1

X2

Y1

Y2

Y3

Y4

0

0

1

0

0

0

0

1

0

1

0

0

1

0

0

0

1

0

1

1

0

0

0

1

Таблица 1. Сводная таблица истинности дешифратора

Рисунок 12. Временная диаграмма задержек дешифратора

Для дешифратора временные задержки равны:

1) Для выхода Y1:

  • 5,04 нс – время появления сигнала;

  • 5,04 нс - время установления сигнала в 1;

  • 5,72 нс - время сброса сигнала в 0.

2) Для выхода Y2:

  • 5,14 нс - время появления сигнала;

  • 5,81 нс - время установления сигнала в 1;

  • 5,59 нс - время сброса сигнала в 0.

3) Для выхода Y3:

  • 6,36 нс - время появления сигнала;

  • 7,25 нс- время установления сигнала в 1;

  • 7, 22 нс - время сброса сигнала в 0.

4) Для выхода Y4:

  • 5,0 нс – время появления сигнала;

  • 5,86 нс- время установления сигнала в 1;

  • 5,75 нс - время сброса сигнала в 0.

Рисунок 13. Временная диаграмма функциональной симуляции шифратора

X1

X2

X3

X4

Y1

Y2

1

0

0

0

0

0

0

1

0

0

0

1

0

0

1

0

1

0

0

0

0

1

1

1

Таблица 2. Сводная таблица истинности шифратора

Рисунок 14. Временная диаграмма задержек

Для шифратора временные задержки равны: