Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
PROGRAMMIRUEMYE_TsIFROVYE_USTROJSTVA.doc
Скачиваний:
0
Добавлен:
01.07.2025
Размер:
4.86 Mб
Скачать
  1. Плис с комбинированной архитектурой.

Структура микросхем семейства FLЕХ

Появились архитектуры сочетающие достоинства СPLD и FРGА (семейство FLЕХ (F1ехblе Lоgiс Е1еmеnt matrix) фирмы Аlterа). На рис. 22 приведена структура микросхем семейства FLЕХ.

Микросхемы семейства FLЕХ имеют функциональные блоки (LАВs, Logic Аггау Вlocks) с логическими элементами ЛЭ (LEs, Logiс Е1еments), содержащими функциональные преобразователи ФП табличного типа (LUTs). Функциональные блоки расположены в виде матрицы, между их строками и столбцами проходят горизонтальные и вертикальные трассировочные каналы, что характерно для FPGА. В то же время, трассы в каналах не сегментированы, а непрерывны, что типично для СРLD. Система коммутации имеет два уровня межсоединений — глобальный и локальный. Локальная программируемая матрица соединений (локальная ПМС или ЛПМС) обеспечивает межсоединения логических элементов ЛЭ, из которых составляются функциональные блоки LАВs. В состав LАВ входят 8 логических элементов. Соединения между блоками LАВ обеспечиваются глобальной программируемой матрицей соединений ГПМС, к концам строк и столбцов которой подключаются блоки ввода/вывода (IOBs, Input/Оutput Вlocks).

В составе многих микросхем ПЛИС есть встроенные блоки памяти ВБП (ЕАВs, Еmbedded Аггау В1оскs). Такой блок может конфигурироваться как ЗУ и использоваться не только для хранения данных, но и как табличный ФП для реализации сложных функций с числом аргументов 8—10.

  1. Современные направления развития плис.

Программируемая логическая интегральная схема (ПЛИС, programmable logic device, PLD) — электронный компонент, используемый для создания цифровых интегральных схем. В отличие от обычных цифровых микросхем, логика работы ПЛИС не определяется при изготовлении, а задаётся посредством программирования.

Широко используется для построения различных по сложности и возможностям цифровых устройств.

Современные типы ПЛИС:

CPLD (complex programmable logic device — сложные программируемые логические устройства) содержат относительно крупные программируемые логические блоки — макроячейки, соединённые с внешними выводами и внутренними шинами. Функциональность CPLD кодируется в энергонезависимой памяти, поэтому нет необходимости их перепрограммировать при включении.

FPGA (field-programmable gate array) содержат логические элементы и блоки коммутации. FPGA обычно имеют больше логических элементов и более гибкую архитектуру, чем CPLD. Программа для FPGA хранится в распределённой оперативной памяти микросхемы, поэтому требуется начальный загрузчик.

Современные образцы ПЛИС, выполненные по 0,22-микронной технологии, способны работать на частотах до 300 МГц и реализуют до 3 млн. эквивалентных логических вентилей. Появление быстродействующих ПЛИС со сверхнизким уровнем энергопотребления открывает широкие возможности по их использованию в системах мобильной связи (в частности, непосредственно в сотовых телефонах и пейджерах), в портативных проигрывателях (например, в МР3-проигрывателях) и т. д.

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]