- •Список скорочень
- •Завдання
- •Початкові дані
- •Основні теоретичні відомості про схеми лічильників
- •1.2 Способи організації перенесень між розрядами лічильника
- •1.3 Схеми асинхронних двійкових підсумовуючих і віднімаючих лічильників на синхронних і асинхронних тригерах
- •1.4 Двійково-десяткові лічильники і двійково-десяткові коди
- •1.5 Організація перенесень між десятковими розрядами в ддЛч
- •2 Синтез простих синхронних лічильників з довільним порядком лічення (код 4221)
- •2.1 Побудова кодованої таблиці переходів синхронного лічильника
- •2.2 Побудова кодованої таблиці функцій збудження тригерів даного типу
- •2.3 Одержання функцій збудження тригерів в досконалій формі лічильника
- •2.4 Спільна мінімізація функцій збудження
- •2.5 Побудова схеми синхронного лічильника
- •3.1 Побудова часової діаграми роботи асинхронного лічильника
- •3.2 Визначення по чд функцій синхронізації тригерів
- •3.3 Побудова схеми асинхронного лічильника
- •4 Синтез реверсивного синхронного десяткового лічильника (що працює в коді 4221)
- •4.1 Побудова кодованої таблиці переходів реверсивного лічильника
- •4.2 Побудова кодованої таблиці функцій збудження тригерів для рсЛч
- •4.3 Одержання функцій збудження тригерів лічильника в досконалій формі
4.2 Побудова кодованої таблиці функцій збудження тригерів для рсЛч
Кодована таблиця функцій збудження реверсивного СЛЧ на JK-тригерах, побудована згідно з КТП РСЛч (табл. 4.1) та за його УТП (табл. 2.1), наведена в табл. 4.2
Таблиця 4.2 – КТФЗ РСЛч
Десятичный Эквивалент |
0 (0) |
1 (1) |
2 (2) |
3 (3) |
4 (6) |
5 (7) |
6 (10 |
7 (11) |
8 (14) |
9 (15) |
|
A
X |
Q4 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
1 |
1 |
1 |
Q3 |
0 |
0 |
0 |
0 |
1 |
1 |
0 |
0 |
1 |
1 |
|
Q2 |
0 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
1 |
|
Q1 |
0 |
1 |
0 |
1 |
0 |
1 |
0 |
1 |
0 |
1 |
|
0 /ддв/ |
J4K4 |
0- |
0- |
0- |
0- |
0- |
1- |
-0 |
-0 |
-0 |
-1 |
J3K3 |
0- |
0- |
0- |
1- |
-0 |
-1 |
0- |
1- |
-0 |
-1 |
|
J2K2 |
0- |
1- |
-0 |
-0 |
-0 |
-0 |
-0 |
-0 |
-0 |
-1 |
|
J1K1 |
1- |
-1 |
1- |
-1 |
1- |
-1 |
1- |
-1 |
1- |
-1 |
|
1 /вдм/ |
J4K4 |
1- |
0- |
0- |
0- |
0- |
0- |
-1 |
-0 |
-0 |
-0 |
J3K3 |
1- |
0- |
0- |
0- |
-1 |
-0 |
1- |
0- |
-1 |
-0 |
|
J2K2 |
1- |
0- |
-1 |
-0 |
-0 |
-0 |
-0 |
-0 |
-0 |
-0 |
|
J1K1 |
1- |
-1 |
1- |
-1 |
1- |
-1 |
1- |
-1 |
1- |
-1 |
|
16 17 18 19 22 23 26 27 30 31
4.3 Одержання функцій збудження тригерів лічильника в досконалій формі
Неповністю визначені функції збудження тригерів, отримані з табл. 4.2, в досконалих формах, мають наступний вигляд:
J4 = (7, 16) = & (0, 1, 2 3 ,6,17, 18,19,2223),
K4 = (15, 26) = & (10, 11, 14, 27, 30, 31);
J3 = (3, 11,16, 26) = & (0, 1, 2,10,17,18,19 , 27),
K3 = (7, 15, 22, 30) = & (6, 14, 23, 31);
J2 = (1, 16) = & (0, 17),
K2 = (15, 18) = & (2, 3, 6, 7, 10, 11, 14,19, 22, 23, 26, 27, 30, 31);
J1 = (0, 2, 6, 10, 14, 16, 18, 22, 26, 30) = & (),
K1 = (1, 3, 7, 11, 15, 17, 19, 23, 27, 31) = &( ).
