- •Теоретичні відомості
- •Приклади виконання розрахункової графічної роботи 1
- •1 Теоретичні відомості
- •Установчі набори вхідних сигналів
- •Сталі стани бфсп
- •Набори еj(δ) вхідних сигналів бфсп
- •Установчі набори хі(t) вхідних сигналів
- •Встановлені стани
- •Установчі набори вхідних сигналів брсп
- •Укрупнені переходи в брсп
- •Методи проектування одного розряду штучного нейрона на багаторівневих схемах пам'яті
- •Вхідні сигнали ej(δ), що зберігають стани, бфсп
- •Вхідні сигнали ej(δ), що зберігають стани, бфсп
- •Установчі XI(t) вхідні сигнали бфсп
- •Установчі XI(t) вхідні сигнали бфсп
- •Установчі XI(t) вхідні сигнали бфсп
- •Об'єднані стани, що зберігаються, автомата
- •Об'єднані стани трирівневого автомата а
- •Укрупнені переходи трирівневого пристрою пам'яті
- •Імовірнісні переходи трирівневого пристрою пам'яті
- •Імовірнісні матричні (нечіткі) переходи в автоматі а
Встановлені стани
Установчі вхідні сигнали xі(t) |
Вихідні сигнали БАі |
Стани Аі |
|||||||||||||
b1 |
b2 |
b3 |
b4 |
b5 |
b6 |
b7 |
b8 |
b9 |
y1 |
y2 |
y3 |
y4 |
|
||
x1 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
А1 |
|
x2 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
А2 |
|
x3 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
1 |
А3 |
|
x4 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
А4 |
|
x5 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
А5 |
|
x6 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
1 |
1 |
А6 |
|
x7 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
1 |
А7 |
|
x8 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
А8 |
|
x9 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
1 |
1 |
А9 |
|
x10 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
А10 |
|
x11 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
А11 |
|
x12 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
А12 |
|
x13 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
А13 |
|
x14 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
А14 |
|
x15 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
А15 |
|
x16 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
1 |
1 |
0 |
0 |
А16 |
|
x17 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
1 |
1 |
0 |
0 |
А17 |
|
x18 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
1 |
1 |
0 |
0 |
А18 |
|
Функціональний режим розглядає роботу схеми пам'яті в двох режимах: багатофункціональному (табл. 5) і укрупненому (табл.6). Установчі набори xi(t) вхідних сигналів при функціональному режимі роботи БРСП представлені в табл. 6. Багатофункціональний режим розглядає роботу керованого БФСПj (j = 3) верхнього рівня в різних підмножинах станів, які запам'ятовуються при відповідних станах БФСПs нижніх рівнів.
У цьому режимі керована БФСПj функціонує в різних підмножинах своїх станів відповідно до станів БФСПs, які здатні змінювати відображення інформації , що входить в ту, що виходить (табл. 7). Переходи в керованій БФСПjз одного стану в інший однієї підмножини здійснюються під впливом установчих наборів xi(t) вхідних сигналів.
У
крупнений
режим розглядає зміну станів всіх БФСПj
схеми під впливом установчих наборів
xi(t)
вхідних сигналів тільки на вхідних
вузлах керованих БФСПs
нижніх рівнів. У
цьому режимі переходи в БФСПs
нижніх рівнів з одного стану в інший
здійснюються під впливом установчих
наборів xi(t)
вхідних сигналів, а укрупнені переходи
в БФСПjверхніх
рівнів з одного стану в інший здійснюються
під впливом внутрішніх наборів еj(Δ)
вхідних сигналів, які надходять з виходів
БФСПs
нижніх рівнів на певні елементи і-х
груп, що мають більше одного БА в БФСПj
верхніх рівнів та відключають їх роботу.
В даному випадку, функціональна схема БРСП запам'ятовує 18 станів і має 8 вхідних і 10 вихідних вузлів, які в сумі складають 18 зовнішніх вузлів, що в два рази менше, ніж в БСП на 18 вузлів , а також 24 внутрішніх зв'язків між всіма елементами І-НІ, що менше 12,75 рази, ніж є в БСП 18×17 = 306.
Функціональний режим розглядає роботу схеми пам'яті в двох режимах: багатофункціональному (табл. 6) і укрупненому (табл. 7). Встановлені набори xi(t) вхідних сигналів при функціональному режимі роботи БРСП представлені в табл. 6.
Багатофункціональний режим розглядає роботу керованого БФСПj (j = 3) верхнього рівня в різних підмножинах станів, які запам'ятовуються при відповідних станах БФСПs нижніх рівнів.
У цьому режимі керована БФСПj функціонує в різних підмножинах πi своїх станів відповідно до станів БФСПs. Установчі набори xi (t) вхідних сигналів та стани БРСП розглянуті в табл. 7. Переходи в керованій БФСПj з одного стану в інший однієї πi підмножини здійснюються під впливом установчих наборів xi(t) вхідних сигналів.
Укрупнений режим розглядає зміну станів всіх БФСПj схеми під впливом установчих наборів xi (t) вхідних сигналів тільки на вхідних вузлах керованих БФСПs нижніх рівнів (табл. 8). У цьому режимі переходи в БФСПs нижніх рівнів з одного стану в інший здійснюється під впливом установчих наборів xi(t) вхідних сигналів, а укрупнені переходи в БФСПj верхніх рівнів з одного стану в інший здійснюються під впливом внутрішніх наборів еj(Δ) вхідних сигналів, які надходять з виходів БФСПs нижніх рівнів на певні елементи і-х груп, що мають більше одного БА в БФСПj верхніх рівнів та частково відключають їх роботу.
Таким чином, запропонована схема являє собою єдину багаторівневу схему пам'яті, яка має здатність змінювати відображення інформації в БФСПj верхніх рівнів без впливу установчих вхідних сигналів за рахунок внутрішніх зв'язків між ступенями. Вона має менше внутрішніх зв'язків між елементами і може змінювати стан всієї схеми меншою кількістю вхідних сигналів, що в тригерах здійснювати принципово неможливо.
Таблиця 7
