Значення затримок в елементах
Елемент |
Величина затримки |
And |
10 мс |
Xor |
15 мс |
Not |
12 мс |
Синтез послідовних коригувальних устроїв методом реалізації зворотних БЛАЧХ.
Розрахувати необхідну розрядність АЦП мікроконтролера для вимірювання напруги в діапазоні 0,5..2В з точністю 5 мВ.
Природне освітлення та його види.
БІЛЕТ № 21
Розробити поведінкову VHDL-модель цифрового пристрою, логічна структура якого представлена логічним виразом
Out= not In1(0) or In2(1) and (In1(1) and not In2(0))
Кожен з логічних елементів, що застосовуються в схемі, слід реалізувати у вигляді окремого об’єкту (entity) з урахуванням затримок часу при спрацюванні елементів, величини яких для кожного з типів логічних операторів задані в таблиці. Для формування логіки логічних елементів використати таблиці істинності. Формування VHDL-моделі головного пристрою з структурних компонентів слід здійснювати за допомогою механізму включення entity.
Для розробленої VHDL-моделі цифрового пристрою створити випробувальний стенд за допомогою якого перевірити правильність роботи пристрою при всіх можливих комбінаціях його вхідних сигналів. Частоту надходження вхідних векторів у випробувальному стенді визначити на основі обчислення максимального часу обновлення сигналу на виході спроектованого пристрою. У відповідь включити VHDL-коди випробувального стенду, розробленого пристрою та його компонентів, а також результати проведеного модельного експерименту, представлені у вигляді часових діаграм для вхідних та вихідних сигналів пристрою.
Для розв’язання поставленої задачі слід використовувати середовище Active-HDL. В процесі роботи дозволяється використовувати засоби автоматичного генерування коду.
Значення затримок в елементах
Елемент |
Величина затримки |
And |
7 мс |
Or |
8 мс |
Not |
3 мс |
В схемі розмикається ключ. Знайти залежності ис(t) та i3(t).
Параметри схеми: Е=80 В; r1= r3=100 Ом; r2=50 Ом; С=12,5 мкФ.
Розробити принципову схему та схему алгоритму для вимірювання напруги, яка повільно змінюється. У схемі потрібно використати тільки мікроконтролер без АЦП та вбудований компаратор.
Основні світлотехнічні величини.
БІЛЕТ № 22
Розробити поведінкову VHDL-модель цифрового пристрою, логічна структура якого представлена логічним виразом
Out= A(1) xor B(1) or not (A(2) and B(2))
Кожен з логічних елементів, що застосовуються в схемі, слід реалізувати у вигляді окремого об’єкту (entity) з урахуванням затримок часу при спрацюванні елементів, величини яких для кожного з типів логічних операторів задані в таблиці. Для формування логіки логічних елементів використати таблиці істинності. Формування VHDL-моделі головного пристрою з структурних компонентів слід здійснювати за допомогою механізму включення entity.
Для розробленої VHDL-моделі цифрового пристрою створити випробувальний стенд за допомогою якого перевірити правильність роботи пристрою при всіх можливих комбінаціях його вхідних сигналів. Частоту надходження вхідних векторів у випробувальному стенді визначити на основі обчислення максимального часу обновлення сигналу на виході спроектованого пристрою. У відповідь включити VHDL-коди випробувального стенду, розробленого пристрою та його компонентів, а також результати проведеного модельного експерименту, представлені у вигляді часових діаграм для вхідних та вихідних сигналів пристрою.
Для розв’язання поставленої задачі слід використовувати середовище Active-HDL. В процесі роботи дозволяється використовувати засоби автоматичного генерування коду.
