- •Оглавление
- •1. Аналоговая схемотехника
- •2. Цифровая схемотехника
- •Введение
- •1. Аналоговая схемотехника
- •Тема 1. Делитель напряжения без нагрузки (на "холостом ходу") и под нагрузкой. Расчет делителя напряжения
- •1.1. Ключевые положения
- •1.2. Задание для расчета
- •1.3. Исходные данные
- •1.4. Выполнение расчета
- •1.5. Контрольные вопросы
- •1.6. Рекомендованная литература
- •Тема 2. Расчет выпрямителя. Выбор диода по справочнику
- •2.1. Ключевые положения
- •2.2. Задание для расчета
- •2.3. Исходные данные
- •2.4. Выполнение расчета
- •2.5. Контрольные вопросы
- •2.6. Рекомендованная литература
- •Тема 3. Биполярные транзисторы. Расчет усилителя на биполярном транзисторе с общим эмиттером
- •3.1. Ключевые положения
- •3.2. Задание для расчета
- •3.3. Исходные данные
- •3.4. Выполнение расчета
- •3.4.1. Разработка схемы
- •3.4.2. Выбор транзистора
- •3.4.3. Построение диаграммы работы усилителя
- •Расчет параметров усилителя
- •Контрольные вопросы
- •3.6. Рекомендованная литература
- •Тема 4. Параметрический стабилизатор напряжения. Коэффициент стабилизации
- •Ключевые положения
- •4.2. Задание для расчета
- •4.3. Исходные данные
- •Выполнение расчета
- •Контрольные вопросы
- •4.6. Рекомендованная литература
- •Тема 5. Каскады на операционных усилителях. Инвертирующий усилитель напряжения
- •5.1. Ключевые положения
- •5.2. Задание для расчета
- •5.3. Исходные данные
- •5.4. Выполнение расчета
- •1. Разработка схемы
- •Расчет усилителя
- •5.6. Рекомендованная литература
- •Тема 6. Каскады на операционных усилителях. Неинвертирующий усилитель напряжения
- •6.1. Ключевые положения
- •6.2. Задание для расчета
- •6.3. Исходные данные
- •6.4. Выполнение расчета
- •1. Разработка схемы.
- •Расчет схемы
- •6.5. Контрольные вопросы
- •6.6. Рекомендованная литература
- •Тема 7. Каскады на операционном усилителе. Инвертирующий сумматор
- •7.1. Ключевые положения
- •2. Расчет инвертирующего сумматора тока
- •7.5. Контрольные вопросы
- •7.6. Рекомендованная литература
- •2. Цифровая схемотехника
- •Тема 10. Логические функции булевого базиса
- •10.1. Ключевые положения
- •10.1.1. Функция логического отрицания не
- •10.1.2. Функция логического умножения и
- •10.1.3. Функция логического сложения или
- •10.1.4. Комбинированные логические функции
- •10.2. Задание для расчета
- •10.3. Исходные данные
- •10.4. Контрольные вопросы
- •10.5. Рекомендованная литература
- •Тема 11. Триггеры
- •11.1. Ключевые положения
- •11.1.1. Асинхронный rs-триггер
- •11.2. Задание для расчета
- •11.3. Исходные данные
- •11.4. Контрольные вопросы
- •11.5. Рекомендованная литература
- •Тема 12. Счетчики импульсов
- •12.1. Ключевые положения
- •Параметры счётчика
- •Классификация счётчиков
- •12.2. Последовательные двоичные счётчики
- •12.3. Задание для расчета
- •12.4. Исходные данные для расчета
- •12.5. Контрольные вопросы
- •12.6. Рекомендуемая литература
- •Тема 13. Двоично-десятичные счетчики. Декадное соединение счетчиков
- •13.1. Ключевые положения
- •13.1.1. Десятичные счётчики
- •13.1.2. Декадное соединение счетчиков
- •Тема 14. Регистры
- •14.1. Ключевые положения Классификация регистров
- •14.1.1. Последовательные регистры
- •14.1.2. Параллельные регистры
- •14.2. Задание для расчета
- •14.3. Исходные данные
- •14.5. Контрольные вопросы
- •14.6. Рекомендованная литература
- •Тема 15. Комбинационные устройства
- •15.1. Дешифраторы
- •15.2. Задание для расчета
- •15.3. Исходные данные
- •15.4. Пример выполнения расчета
- •15.5. Контрольные вопросы
- •15.6. Рекомендованная литература
- •Тема 16. Мультиплексоры и демультиплексоры
- •16.1. Мультиплексоры
- •16.2. Демультиплексоры
- •16.3. Задание для расчета
- •16.4. Исходные данные
- •16.5. Контрольные вопросы
- •16.6. Рекомендованная литература
- •Тема 17. Программируемые логические матрицы
- •17.1. Матричная схема
- •Плм, как правило, имеют два схемотехнических уровня: на первом из них создаются требуемые конъюнкции, а на втором – дизъюнкции. Обе матрицы соединяются каскадно.
- •17.2. Двухуровневые программируемые логические матрицы
- •17.3. Задание для расчета
- •17.4. Исходные данные
- •17.5. Указания к выполнению расчета
- •17.6. Контрольные вопросы
- •17.7. Рекомендованная литература
10.1.4. Комбинированные логические функции
Каждая из рассмотренных функций булевого базиса приобретает значение логического нуля или логической единицы в зависимости от аргументов хn, входящих в состав данной функции.
Таблица
10.4 – Таблица истинности логической
функции 2ИЛИ-НЕ
х2
х1
у
0
0
1
0
1
0
1
0
0
1
1
0
Например, требуется получить функцию 2ИЛИ-НЕ. Она создаётся из двух булевых функций 2ИЛИ и НЕ. Схемотехнически такая задача решается путём последовательного соединения логических элементов 2ИЛИ и НЕ (рис. 10.7,а). Это соединение реализует функцию 2ИЛИ-НЕ, носящей название стрелки Пирса, и условно обозначается, как показано на рис. 10.7,б.
Рисунок 10.7 – Двухвходовая схема 2ИЛИ-НЕ: а) соединение элементов 2ИЛИ и НЕ;
б) условное обозначение
Работу схемы 2ИЛИ-НЕ описывает таблица истинности (табл. 10.4).
Принцип действия схемы объясняет временная диаграмма работы, показанная на рис. 10.8.
Рисунок
10.8 – Временная диаграмма работы схемы
2ИЛИ-НЕ
Если сравнить работу схем 2ИЛИ (рис. 10.6) и 2ИЛИ-НЕ (рис. 10.8), то можно увидеть, что всё различие заключается лишь в инверсии выходного сигнала у.
Аналогично можно получить логическую функцию 2И-НЕ с помощью двух логических функций булевого базиса 2И и отрицания НЕ (рис. 10.9). Функция 2И-НЕ носит название элемента Шеффера.
Рисунок 10.9 – Двухвходовая схема 2И-НЕ: а) соединение элементов 2И и НЕ;
б) условное обозначение
Таблица
10.5. – Таблица истинности логической
функции 2И-НЕ
х2
х1
у
0
0
1
0
1
1
1
0
1
1
1
0
Рисунок 10.10 – Временная диаграмма работы схемы 2И-НЕ
Временная диаграмма работы схемы 2И-НЕ (рис. 10.10) получается инверсией выходного сигнала у логической схемы 2И (см. рис. 10.4).
Из диаграммы работы (рис. 10.10) видно следующее.
Если оба входные сигналы единичны (х1 = 1 и х2 = 1), то значение выходного сигнала равно нулю: у = 0. Если хотя бы один из входных сигналов равен нулю, то значение выходного сигнала равно единице: у = 1.
