
- •Применение кэш-памяти
- •1. Применение компиляторов, оптимизирующих использование регистров
- •4.Регистр команд(РгК)
- •32. Для хранения глобальных переменных в risc-системах применяют:
- •36.Как вычисляется производительность процессора при последовательной обработке команд?2
- •37.Разработчиками процессора Мегсеd являются
- •38.Входные сигналы узла синхронизации микропрограммного устройства управления
- •39.В качестве входной информации устройство управления использует следующие сигналы и данные:
- •40.Фаза прерывания может включаться:
- •44.Для шестипозиционного конвейера операций цикл обработки команды включает этапы:
- •46.Для шестипозиционного конвейера операций цикл обработки команды включает этапы:
- •56 Издержки конвейерной обработки команд связаны(2,4,5)?
- •57 Когда выполняется фаза прерывания(1)?
- •60 Конвейеры команд бывают (1,5)?
- •61 Формат микрокоманды включает следующие поля (4,5) ?
46.Для шестипозиционного конвейера операций цикл обработки команды включает этапы:
Выполнение команды (ВК)
Запись результата (ЗР)
Представление десятичного числа в полулогарифмической форме (ПФ)
Нормализация результата (HP)
Извлечение команды (ИК)
Извлечение операндов (ИО)
47.Основные узлы микропрограммного устройства управления
Регистр команд
Блок управляющей памяти
Буферный регистр управляющей памяти
Узел синхронизации и управления
Регистр адреса управляющей памяти
48.Какие регистры процессора участвуют в фазе извлечения косвенного адреса?
Буферный регистр памяти
Регистр команд
Регистр адреса в памяти
Программный счетчик
49 Согласно каким условиям выбирается время такта синхронного конвейера (2,3) ?
tT=max {ti+ti+1},i=1,…,k;
ti+ti+1 >tT , i=1,…,k;
tT=max{ti},i=1,…,k;
ti-1+ti+1 >tT, i=1,….,k;
50 В фазе извлечения команды выполняются (4)?:
Пять микроопераций
Две микрооперации
Четыре микрооперации
Три микрооперации
51 Если количество ступеней синхронного конвейера равно k,то выигрыш от конвейеризации будет: (4,5)?
>k
=(k/2+1)
=(k-2)
=k
>k/2
52 Три основные черты процессоров RISC-архитектуры(3,4,5) ?
Серьезное внимание должно быть уделено командам условного перехода
Применен простой механизм вызова и обработки программ
В состав процессора включают расширенный набор регистров
Использование компиляторов, оптимизирующих работу конвейера машинных команд
В процессорах можно использовать сокращенный набор команд
53 На втором шаге фазы извлечения выполняются микрооперации(3,5)?
Слово с шины данных копируется в аккумулятор
Содержимое буферного регистра памяти копируется в АЛУ
Содержимое программного счетчика инкрементируется на 1
Содержимое регистра адреса копируется в буферный регистр памяти
Слово с шины данных копируется в буферный регистр памяти
54 Основные узлы микропрограммного устройства управления(3,4,5)?
Регистр адреса управляющей памяти
Буферный регистр управляющей памяти
Блок управляющей памяти
Регистр команд
Узел синхронизации и управления
55 Цикл обработки команды в процессоре включает такие фазы(1,2,4,5)?
Фазу выполнения
Фазу косвенной адресации
Фазу управления
Фазу прерывания
Фазу извлечения
56 Издержки конвейерной обработки команд связаны(2,4,5)?
С командами логической обработки данных
С командами условного перехода
С командами безусловного перехода
С конфликтами в соперничестве за доступ к памяти
С прерываниями
57 Когда выполняется фаза прерывания(1)?
После фазы выполнения команды
После фазы косвенной адресации
После фазы извлечения операнда
После фазы извлечения команды
58 Какие регистры процессора участвуют в фазе извлечения косвенного адреса (2,4)?
Программный счетчик
Регистр адреса в памяти
Регистр команд
Буферный регистр памяти
59 В какой регистр первоначального будет загружена команда в фазе извлечения (1)?
В программный счетчик (ПСч)
В регистр команд (РгК)
В регистр адреса (РгА)
В буферный регистр памяти (БРгП)