
- •Классификация микропроцессоров интегральных схем.
- •Микропроцессор кр580вм80, основные характеристики, назначение, применения, плюсы и минусы.
- •Машинный код, язык ассемблера, назначение, область применения, плюсы и минусы.
- •Устройства управления на жесткой логике, плюсы и минусы.
- •Устройство управления программируемой логикой, плюсы и минусы.
- •Программируемые логические матрицы, характеристики, принцип действия, назначение.
- •Принцип взаимодействия компонентов микропроцессорной системы в мп кр580.
- •Структура графических табло с динамической индикацией, принцип действия, плюсы и минусы.
- •Параллельный интерфейс, назначение, применение, принцип действия, плюсы и минусы.
- •Последовательный интерфейс, назначение, применение, принцип действия, плюсы и минусы.
- •Контроллер прямого доступа к памяти, принцип действия, область применения.
- •Контроллер прерываний, принцип действия, область применения.
- •Динамическая память, принцип действия, назначение, плюсы и минусы.
- •Статическая память, принцип действия, назначение, плюсы и минусы.
- •Энергозависимая память, классификация, область применения, плюсы и минусы.
- •Системный контроллер в мр системе, назначение, принцип действия.
- •Программируемый таймер, принцип действия, характеристики, область применения
- •Способ адресации(прямая, косвенная, регистровая), характеристики, плюсы и минусы
- •Тактовый генератор в мп, принцип действия, характеристики, назначение.
- •Представление данных в пэвм, хранение, трансформация, обработка.
- •Внешние накопители, характеристика и классификация, область применения.
- •Стековая память, принцип действия, назначение.
- •Шина адреса, данных, управления, назначение, состав, принцип, обмен данными.
- •Контроллер клавиатуры и дисплея в мп, принцип действия, об. Применения.
- •Принцип передачи данных по параллельному каналу связи(строб, готовность итд)
- •Принцип передачи данных по параллельному каналу связи (кадр, стоп-и стоп-бит итд)
- •Регистр, назначение, структура, принцип действия, об применения.
- •Шинный формирователь, назначение, структура, принцип действия, об применения.
- •Дешифратор адреса, назначение структура принцип действия, об применения.
- •Триггер как элементарная ячейка памяти, принцип действия, состав, об применения.
Шинный формирователь, назначение, структура, принцип действия, об применения.
Шинные формирователи применяют как буферные устройства шины данных в микропроцессорных системах. Шинный формирователь представляет собой импульсный многоканальный усилитель с единичным коэффициентом усиления. Он имеет две группы выводов A0-A7 и B0-B7. В зависимости от значения сигнала T, передача данных производится от выводов A0-A7 к выводам B0-B7 (при T=1) или от выводов B0-B7 к выводам A0-A7 (при T=0). Сигнал OE, как и в случае буферного регистра, переводит выходы микросхемы в Z–состояние. Таким образом, помимо усиления сигнала, шинный формирователь дает возможность "отключения" одной части электрической схемы передачи данных от другой.
Дешифратор адреса, назначение структура принцип действия, об применения.
Дешифратор адреса выполняет функции включателя и выключателя соответствующих данному адресу микросхем памяти блока памяти . Для выбора устройства по конкретному адресу необходим дешифратор адреса. Этот дешифратор может быть построен несколькими способами:На логических элементах. УВВ выбирается подачей на его вход CS логического нуля. Адрес, по которому должен появиться ноль, с шины адреса подают входы логического элемента И-НЕ, с проинвертированными разрядами, в которых должны быть нули. При появлении на шине адреса нужного адреса нужного адреса на выходе элемента ИЛИ-НЕ появляется ноль. Этот выход и подключается к входу CS.На ИМС дешифратора. Входы CS устройств подключаются к выходам дешифратора, выходы при этом должны быть с инверсией. А входы дешифратора подключаются к шине адреса. При появлении на шине адреса нужного адреса активизируется один из выходов дешифратора и выбирается устройство подключенное к этому выходу. На основе ПЗУ. Входы CS устройства подключаются к информационным выходам ИМС ПЗУ. В ячейке ПЗУ по адресу, соответствующему адресу устройства, должно быть записано число, при обращении к которому на разряде информационного выхода, к которому подключено УВВ, должен появиться ноль.
Триггер как элементарная ячейка памяти, принцип действия, состав, об применения.
Триггером называется устройство, способное формировать два устойчивых значения выходного сигнала (лог.0 и лог.1) и скачкообразно изменять эти значения под действием управляющего сигнала. Триггеры классифицируются на несколько типов в зависимости от принципа их работы. По способу управления триггеры подразделяют на два класса: синхронизируемые и несинхронизируемые (асинхронные).Синхронизируемый триггер снабжен вспомогательным входом синхронизации, который разрешает переключение триггера при наличии на этом выходе соответствующего сигнала. По способу организации логических связей триггеры классифицируются на следующие типы: RS - с раздельной установкой состояний «1» и «0»; T – со счетным входом; D – с приемом информации по одному входу; JK – (универсальный) совмещает в себе свойства D, RS, T – триггеров, т.е. позволяет раздельную установку состояний «1» и «0», но способен при одновременном воздействии выходных сигналов функционировать как D-триггер. Триггеры объединяют в системы с целью образования последовательных цепей логических цепей, предназначенных для размещения данных, обеспечения нужной временной задержки, вычислений и формирования требуемой последовательности сигналов. Триггеры обладают важной способностью запоминания. Триггер запомнит свои входные сигналы даже тогда, когда эти сигналы будут сняты.