
- •1 Теоретична частина
- •1.2 Основні технічні терміни
- •1.3 Опис роботи блок схеми
- •1.4 Аналіз існуючих схем даного типу
- •2 Конструкторська частина
- •2.1 Обґрунтування вибраної елементної бази
- •1. Теоретична частина
- •1.1 Класифікація існуючих суматорів
- •1.2 Послідовний суматор
- •1.3 Контроль роботи суматора
- •1.4) Перетворення коду
- •2.2 Використані елементи
- •2.2 Вибір мікросхем
- •2.3 Опис роботи розробленої схеми
- •2.4 Опис друкованої плати
- •3.1 Блок опорних частот
- •3.2 Блок вибору числа
- •3.3 Блок введення числа
- •3.4 Блок виведення числа
- •3.5 Блок перетворень коду
- •3.6 Суматор
2.2 Використані елементи
1. Логічний елемент НЕ (К555ЛН1 - 6 елементів в корпусі) УДО:
Таблиця істинності
-
X
Y
0
1
1
0
2. Логічний елемент 2ИЛИ (К555ЛЛ1 - 4 елементи в корпусі) УДО:
Таблиця істинності
X1 |
X2 |
Y |
0 |
0 |
0 |
0 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
3. Логічний елемент 3ІЛІ-НЕ (К555ЛЕ4 - 3 елементи в корпусі) УДО:
Таблиця істинності
X1 |
X2 |
X3 |
Y |
0 |
0 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
1 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
0 |
0 |
1 |
1 |
1 |
0 |
4. Логічний елемент 2И (К555ЛІ1 - 4 елементи в корпусі) УДО:
Таблиця істинності
-
X1
X2
Y
0
0
0
0
1
0
1
0
0
1
1
1
5. Логічний елемент 3И (К555ЛІ3 - 3 елементи в корпусі) УДО:
Таблиця істинності
X1 |
X2 |
X3 |
Y |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
1 |
0 |
|
|
|
|
1 |
0 |
1 |
0 |
1 |
1 |
1 |
1 |
0 |
0 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
6. Буферний повторювач (КР1533ЛП16 - 6 елементів в корпусі) УДО:
Таблиця істинності
X |
Y |
0 |
0 |
1 |
1 |
7. Логічний елемент ВИКЛЮЧАЄ АБО (К555ЛП5 - 4 елементи в корпусі) УДО:
Таблиця істинності
X1 |
X2 |
Y |
0 |
0 |
0 |
0 |
1 |
1 |
1 |
0 |
1 |
1 |
1 |
0 |
8. JK тригер (КР1533ТВ15 - 2 елементи в корпусі) УДО:
При роботі в асинхронному режимі переклад тригера в одиничне і нульовий стану здійснюється по входах S і R відповідно. При синхронному управлінні, коли використовуються входи J і K, зміна станів відбувається по позитивному фронту тактового імпульсу на вході C. Вхід K є інверсним.
9. D тригер (К555ТМ2 - 2 елементи в корпусі) УДО:
Тригер функціонує як у синхронному, так і в асинхронному режимах. В останньому випадку управління здійснюється по входах S і R. При роботі в синхронному режимі і запис інформації з входу D відбувається по позитивному фронту тактового імпульсу C.
10. Восьмирозрядний регістр зсуву з послідовним виходом (К555ІР10 - 1 елемент у корпусі) УДО:
Вхідна інформація, представлена в паралельному коді на входах D, записується в регістр асинхронно при . Причому стану інших входів можуть бути довільними. Після запису на виході Q 7 з'являється логічний рівень, що відповідає розряду D 7 вхідного коду. Для зсуву інформації вправо на один з тактових входів C необхідно подати послідовність імпульсів, за позитивними фронтах яких відбувається зрушення і прийом інформації в послідовному коді по входу DR. На вільному вході C встановлюють рівень логічного нуля. Обнулення регістру відбувається при .
11. Восьмирозрядний регістр зсуву з паралельним виходом (К555ІР8 - 1 елемент у корпусі) УДО:
Запис і зрушення інформації здійснюються під дією позитивного фронту тактового імпульсу на вході C. На вході обнулення R в цьому режимі встановлює рівень логічної одиниці, а інформацію подають на кожній із входів D 1, D 2. Причому на вільному вході D фіксують рівень логічної одиниці. Асинхронне обнулення регістра здійснюється шляхом здачі рівня логічного нуля на вхід R.
12. Восьмирозрядний регістр з паралельними входом і паралельним виходом (К555ІР27 - 1 елемент у корпусі) УДО:
Введення даних відбувається синхронно, по позитивному фронту тактового імпульсу при . Для фіксації даних у регістрі на вході L встановлюють рівень логічної одиниці.
13. Чотирирозрядний асинхронний лічильник (К555ИЕ5 - 1 елемент у корпусі) УДО:
Містить два незалежних дільника: на два і на вісім. Для утворення дільника на шістнадцять вихід Q 0 з'єднують із входом C 2. Рахунок ведеться в натуральному двійковому коді. Рахунок іде за негативним фронтах сигналів C 1 і C 2. Асинхронне обнулення настає при R 1 = R 2 = 1.
14. Повний однорозрядних суматор (К555ІМ5 - 2 елементи в корпусі) УДО:
Виконує підсумовування однорозрядних чисел. Результат видається на виході S 0 з утворенням перенесення на виході C 1.
15. Двоканальний чотирирозрядний стробований мультиплексор (К555КП16 - 1 елемент у корпусі) УДО:
Функціонує відповідно до таблиці істинності
A |
|
DO3 |
DO2 |
DO1 |
DO0 |
x |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
DI30 |
DI20 |
DI10 |
DI00 |
1 |
0 |
DI31 |
DI21 |
DI11 |
DI01 |
16. Перетворювач двійкового коду в двійково-десятковий (К155ПР7 - 1 елемент у корпусі) УДО:
ІС побудована на основі програмованого в процесі виробництва ПЗУ ємністю 256 біт. Одна структура дозволяє перетворювати шестіразрядний двійковий код в двухдекадний двійково-десятковий, з неповною другий декадою.
17. Дешифратор перетворювач з пам'яттю (514ІД4А - 1 елемент у корпусі) УДО:
Наявність внутрішньої реєстрової пам'яті дозволяє зберігати вхідну інформацію після зняття даних з входу DI. Фіксація даних відбувається при . У випадку, якщо , Реалізується режим перетворення без запам'ятовування.