Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Лаб схемотехника.doc
Скачиваний:
0
Добавлен:
01.05.2025
Размер:
513.54 Кб
Скачать

3.3 Методические указания к выполнению работы

 

3.3.1 Соберите экспериментальную схему логического элемента серии ECL NOR, показанную на рисунке 1

 

 

Рисунок 3.1

 

3.3.2 Подсоедините схему к источнику напряжением +5В, запишите уровни напряжении для логических «1» и «0»

3.3.2 Запишите значения напряжении при UCC1 и UCC2, также UEE.

Рисунок 3.2

 

3.3.3 Для логических схем ЭСЛ время спада = время нарастания, убедитесь в этом.

3.3.5 Снимите зависимость выходного напряжения от входного, занесите данные в таблицу 3.1

 

Т а б л и ц а 3.1 -Вентиль ИЛИ - НЕ ЭСЛ

In5

In6

Out4

напряжение

Логический уровень

напряжение

Логический уровень

напряжение

Логический уровень

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

3.3.6 Потребляемую мощность рассчитать по измеренному значению и напряжению источника питания, а также мощность потребляемую одним вентилем.

3.3.7 Определите действительно ли схема является вентилем ИЛИ НЕ. 

 

4 Лабораторная работа. Логические элементы с комплиментарной моп-структурой

 

Цель работы: исследовать характеристики логических серии CMOS (комплиментарной МОП-структурой).

 

4.1 Домашняя подготовка

 

4.1.1 По рекомендованной литературе (5,17,18) предварительно ответить на теоретические вопросы.

4.1.2 Прочитать методические указания к лабораторной работе.

 

4.2 Описание элементов серии cmos

 

Стенд состоит из трех схем на рисунках 4.1, 4.2, 4.3, между питающей цепью и исследовательским контуром установлен последовательно соединенный резистор R=100 Ом (он не является необходимым для работы схемы). Расположен он для измерения тока от источника питания.

 

Контрольные вопросы

 

1 Перечислите важнейшие статические и динамические параметры логических элементов.

2 Изобразите амплитудную передаточную характеристику ЛЭ

инвертора.

3 Чем определяется быстродействие логических элементов?

4 Что подразумевается под понятием базового логического элемента?

5 В чем причина низкой потребляемой мощности логических элементов на КМОП структурах?

 

4.3 Рабочее задание

 

4.3.1 Соберите экспериментальную схему, согласно рисунка 4.1

Проверьте выход, когда на входе подаются логические 0 и 1, результаты запишите в таблицу 1(таблицу истинности).

4.3.2 Подключив схему к функциональному генератору, изменяя напряжение на входе от 0 до 5В, запишите результаты на выходе в таблицу 4.2.

4.3.3 Соберите экспериментальную схему, согласно рисунка 4.1 Проверьте выходы, полученные для различных возможных комбинации входного сигнала, и результаты занесите в таблицу 4.1 (таблицу истинности).

4.3.4 Проверьте резистивную нагрузку, подключив R13, определите какое будет напряжение на выходе для каждого логического уровня.

4.3.5 Проверьте нагрузку CMOS, подключив дополнительный инвертор.

4.3.6 Рассчитайте ток, потребляемый схемой из источника питания, когда на выходе логическая 1 или логический 0.

 

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]