Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
практика № 1-5.doc
Скачиваний:
0
Добавлен:
01.05.2025
Размер:
1.11 Mб
Скачать

4.3 Задание

1.Записать выражение в алгебре логики для выходной функции F.

2. Построить принципиальную схему в Proteuse в заданном базисе.

3. Включить в схему сигнализирующие светодиоды.

4. Записать таблицу истинности.

Таблица 4.1 – Варианты заданий

№ варианта

Задание №1

Задание №2

Задание №3

1

двухразрядный цифровой компаратор с тремя выходами в базисе И-НЕ

устройство генерации контрольного разряда для восьмиразрядного кода при контроле на четность

Одноразрядный сумматор (на входе a и b; выход сумма). Нельзя использовать XOR.

2

четырехразрядный цифровой компаратор на равенство в базисе И-НЕ

устройство генерации контрольного разряда для восьмиразрядного кода при контроле на нечетность

Одноразрядный полусумматор (на входе a и b; выход сумма и перенос)

3

Трехразрядный цифровой компаратор на равенство на демультиплексоре и мультиплексоре

устройство контроля восьмибитного числа по нечетности

Одноразрядный полный сумматор (на входе a, b и перенос; выход сумма и перенос).

4

двухразрядный цифровой компаратор на равенство в базисе И-НЕ

устройство контроля восьмибитного числа по четности

4-разрядный параллельный сумматор с параллельным переносом. Предусмотреть вход переноса

5

четырехразрядный цифровой компаратор с тремя выходами в базисе И-ИЛИ-НЕ

устройство генерации контрольного разряда для четырехразрядного кода при контроле на нечетность

8-разрядный сумматор с групповым переносом (группа 4 разряда).

6

двухразрядный цифровой компаратор на меньше в базисе

И-НЕ

устройство контроля четырехбитного числа по четности

2-разрядный параллельный сумматор с параллельным переносом. Предусмотреть вход переноса

7

Трехразрядный цифровой компаратор на больше на демультиплексоре и мультиплексоре

устройство контроля четырехбитного числа по нечетности

Параллельный сумматор с последовательным переносом для 3-х разрядных чисел

8

четырехразрядный цифровой компаратор на меньше в базисе И-ИЛИ-НЕ

устройство генерации контрольного разряда для четырехразрядного кода при контроле на четность

2-разрядный двоичный сумматор– вычитатель и выполнить следующие арифметические операции А+В и С-D

4.4 Контрольные вопросы

  1. Дать определение компаратора, пояснить принцип работы, разновидности компараторов.

  2. Как реализовать компаратор в различных логических базисах?

  3. Приведите способы реализации компаратора на равенство.

  4. Что такое схемы контроля? Назовите разновидности.

  5. Пояснить принцип работы устройства генерации контрольного разряда для четырехразрядного кода при контроле на четность/нечетность.

  6. Что такое схемы свертки, объяснить их принцип работы.

  7. Как реализуется контроль с использованием кодов Хемминга?

  8. Дать определение сумматора, привести схему одноразрадного сумматора и пояснить принцип работы, какие действия может выполнять сумматор?

  9. Дать определение и объяснить принцип работы сумматора для последовательных операндов.

  10. Укажите достоинства и недостатки двоичных сумматоров с

последовательным переносом.

  1. Что такое параллельный сумматор, назовите его виды. Поясните принцип работы.

  2. Что такое сумматор с групповой структурой? Привести схему и пояснить принцип работы.