
- •1.1 Цель работы
- •1.2 Общие сведения
- •В результате минимизации получим мднф для пф и ее инверсии
- •1.3 Задание
- •1.4 Содержание отчёта
- •2 Практическая работа № 2. Реализация логических функций на мультиплексорах
- •2.1 Цель работы
- •2.2 Общие сведения
- •2.3 Задание
- •Пример.
- •3 Практическая работа № 3. Синтез комбинационных схем с множеством выходов. Схема дешифратора для семисегментного индикатора
- •3.1 Цель занятия
- •3.2 Общие сведения
- •3.3 Задание
- •3.4 Содержание отчёта
- •Контрольные вопросы
- •4 Практическая работа № 4. Компараторы. Схемы контроля. Сумматоры.
- •4.1 Цель работы
- •4.2 Сведения из теории
- •Устройство контроля четности
- •4.3 Задание
- •4.4 Контрольные вопросы
- •5 Практическая работа № 5.Триггеры, регистры, счетчики.
- •5.1 Цель работы
- •5.2 Сведения из теории
- •5.3 Задание
4.3 Задание
1.Записать выражение в алгебре логики для выходной функции F.
2. Построить принципиальную схему в Proteuse в заданном базисе.
3. Включить в схему сигнализирующие светодиоды.
4. Записать таблицу истинности.
Таблица 4.1 – Варианты заданий
-
№ варианта
Задание №1
Задание №2
Задание №3
1
двухразрядный цифровой компаратор с тремя выходами в базисе И-НЕ
устройство генерации контрольного разряда для восьмиразрядного кода при контроле на четность
Одноразрядный сумматор (на входе a и b; выход сумма). Нельзя использовать XOR.
2
четырехразрядный цифровой компаратор на равенство в базисе И-НЕ
устройство генерации контрольного разряда для восьмиразрядного кода при контроле на нечетность
Одноразрядный полусумматор (на входе a и b; выход сумма и перенос)
3
Трехразрядный цифровой компаратор на равенство на демультиплексоре и мультиплексоре
устройство контроля восьмибитного числа по нечетности
Одноразрядный полный сумматор (на входе a, b и перенос; выход сумма и перенос).
4
двухразрядный цифровой компаратор на равенство в базисе И-НЕ
устройство контроля восьмибитного числа по четности
4-разрядный параллельный сумматор с параллельным переносом. Предусмотреть вход переноса
5
четырехразрядный цифровой компаратор с тремя выходами в базисе И-ИЛИ-НЕ
устройство генерации контрольного разряда для четырехразрядного кода при контроле на нечетность
8-разрядный сумматор с групповым переносом (группа 4 разряда).
6
двухразрядный цифровой компаратор на меньше в базисе
И-НЕ
устройство контроля четырехбитного числа по четности
2-разрядный параллельный сумматор с параллельным переносом. Предусмотреть вход переноса
7
Трехразрядный цифровой компаратор на больше на демультиплексоре и мультиплексоре
устройство контроля четырехбитного числа по нечетности
Параллельный сумматор с последовательным переносом для 3-х разрядных чисел
8
четырехразрядный цифровой компаратор на меньше в базисе И-ИЛИ-НЕ
устройство генерации контрольного разряда для четырехразрядного кода при контроле на четность
2-разрядный двоичный сумматор– вычитатель и выполнить следующие арифметические операции А+В и С-D
4.4 Контрольные вопросы
Дать определение компаратора, пояснить принцип работы, разновидности компараторов.
Как реализовать компаратор в различных логических базисах?
Приведите способы реализации компаратора на равенство.
Что такое схемы контроля? Назовите разновидности.
Пояснить принцип работы устройства генерации контрольного разряда для четырехразрядного кода при контроле на четность/нечетность.
Что такое схемы свертки, объяснить их принцип работы.
Как реализуется контроль с использованием кодов Хемминга?
Дать определение сумматора, привести схему одноразрадного сумматора и пояснить принцип работы, какие действия может выполнять сумматор?
Дать определение и объяснить принцип работы сумматора для последовательных операндов.
Укажите достоинства и недостатки двоичных сумматоров с
последовательным переносом.
Что такое параллельный сумматор, назовите его виды. Поясните принцип работы.
Что такое сумматор с групповой структурой? Привести схему и пояснить принцип работы.