- •Лекція №1. Імпульсна техніка.
- •Iмпульси характеризуються слiдуючими параметрами:
- •Ключовий режим праці біполярних транзисторів.
- •Лекція №2. Можливості цифрової техніки. Загальна характеристика цифрових логічних інтегральних мікросхем.
- •Основні логічні функції.
- •Лекція №3. Схеми цифрових (логічних) елементів
- •Елементи інтегральної інжекційної логіки і2л.
- •Елементи емітерно (езл).-зв’язаної логіки.
- •Типова схема або-ні на мдп - транзисторах.
- •Лекція №5. Тригери
- •Симетричні тригери на біполярних транзисторах.
- •Робота схеми.
- •Несиметричні тригери на біполярних транзисторах. Тригер Шмітта.
- •Тригери на польових транзисторах.
- •Тригери на цифрових інтегральних схемах.
- •Лекція №7.
- •Функціональна схема rs - тригера на двохвхідних логічних елементах або-ні.
- •Синхронні тригери.
- •Лекція №9. Лічильники.
- •Двійково-десяткові лічильники.
- •Дешифратори.
- •Лекція №11
- •Автоколивальні мультивібратори.
- •Симетричний мультивібратор в інтегральному виконані.
- •Мультивібратори на польових транзисторах
- •Мал. 154. Мультивібратор на
- •Мультивібратори на операційних підсилювачах.
- •Несиметричний мультивібратор на оп
- •Лекція №12
- •Мультивібратор на логічних елементах або–ні.
- •Мультивібратори на логічних елементах і – ні.
- •Одновібратори.
- •Одновібратор в інтегральному виконанні
- •Можливо створити автоколивальні мультивібратори з колекторно - базовим позитивним зворотним зв’язком, якщо його примусово закрити в одному з тимчасово стійких станів та перетворити в стійке.
- •Мал. 162. Часові діаграми роботи
- •Одновібратор на логічних елементах і – ні
- •Лекція №13.
- •II частина. Мікропроцесори.
- •Структура мікро - еом і її інформаційне забезпечення.
- •Лекція №14 іі частина.
- •Іі частина.
- •Лекція № 17.
- •II частина.
Двійково-десяткові лічильники.
Їх можна створити на елементах двійкового рахування, якщо у двійкового лічильника з модулем 2 виключити надмірне число стійких станів.
Так, якщо в чотирьохрозрядному двійковому лічильнику (24=16) виключити 6 надмірних станів, то лічильник повертається в початковий стан після десяти імпульсів.
Це можна здійснити шляхом введення зворотних зв’язків з послідуючих розрядів на попередні.
Мал. 140. Двійково-десятковий лічильник.
В схемі лічильника сигнали зворотного зв’язку надходять з виходу тригера Т4 на входи тригерів Т2 і Т3. Тому при надходженні 8 імпульсу, на вході тригера Т4 з’являється 1, яка діє на Т2 і Т3, переводить їх із стану 0 в 1. Після надходження 10 імпульсу всі тригери встановлюються в початковий стан 0 і рахування починається з початку.
Лічильники характеризуються ємністю лічильника - максимальною кількістю імпульсів, які підраховані.
Використовуються тригери: ІК- тригери серій 133, 134, 136, 155.
Таблиця двійково-десяткового лічильника.
|
Виходи тригерів |
|||
№ імпульсу |
T4 |
T3 |
T2 |
T1 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
2 |
0 |
0 |
1 |
0 |
3 |
0 |
0 |
1 |
1 |
4 |
0 |
1 |
0 |
0 |
5 |
0 |
1 |
0 |
1 |
6 |
0 |
1 |
1 |
0 |
7 |
0 |
1 |
1 |
1 |
8 |
1 |
0(1) |
0(1) |
0 |
9 |
1 |
1 |
1 |
1 |
10 |
0 |
0 |
0 |
0 |
Мал. 141. Таблиця переходів двійково-десяткового лічильника.
Лекція №10. Регістри. ІІ частина.
Регістр являє собою набір двiйкових кіл (тригерів з керуючими елементами), основним призначенням якого є зберігання інформації у вигляді багаторозрядних двійкових чисел (двійкового коду).
У регістрі інформація запам’ятовується тимчасово, на 1 цикл або декілька.
Запам’ятовуючим елементом в регістрі є: RS, D, IК тригери, а також використовуються додаткові елементи на основі логіки.
Є 3 типи регістрів:
паралельні;
послідовні;
паралельно-послідовні;
У паралельному регістрі інформація записується одночасно в усі розряди.
У послідовних запис зміщується тактовими імпульсами від розряду до розряду.
У паралельно-послідовних регістрах є входи, як для паралельного, так і для послідовного запису.
У послідовних регістрах інформація не тільки зміщується на код числа, але й зберігається на будь який час.
Зміщення в регістрах можна робити, як від більшого розряду до меншого, так і навпаки.
Схема однорозрядного паралельного регістра на тактуємих тригерах.
Кожний тригер зберігає код одного розряду числа, який запам’ятовується. В цьому випадку трьохрозрядне двійкове число. Д1, Д2, Д3 - схема вводу інформації на логіці І. Д4, Д5, Д6 - схема виводу інформації на логіці І-НІ.
Усі тригери в 0. Число вводиться в паралельному коді на схеми збігання І. Старший розряд знизу-вгору.
Запишемо число 5 (101). Відповідні сигнали подають на входи. Запис числа відбудеться після подачі на другий вхід схем збігання тактового сигналу Тn. Сигнал вводу (1) пройде крiзь Д1 та Д3, та тригери Т1, Т3 перейдуть в стан 1. Тригер Т2 залишається в 0 стані.
Вивід числа відбувається крiзь логічні елементи І-НІ Д4-Д6 при подачі на них тактового сигналу виводу в прямому коді Тn.в.. На Д4 та Д6 буде подано 1, а на Д5 - 0. При подачі тактового сигналу виводу, число (101) опиниться на відповідному виході.
Ввід
числа в регістр та вивід можна виробляти
і в зворотному коді (101 навпаки 010). На
виході тоді сигнал потрібно знімати з
інверсних виходів
(101).
Мал. 142. Схема регістра.
Схема однотактного послідовного регістра для
трьохрозрядного двійкового числа.
Мал. 143. Схема однотактного
послідовного регістра.
Перший тригер - молодший розряд, третій - старший. По цьому сигналу записується старший розряд числа, а потім молодший. Число 110.
Мал. 144. Часова діаграма
послідовного регістра.
При подачі на вхід числа, одночасно поступають тактові імпульси, які впливають на всі тригери, причому цей вплив спрямований на переключен-
ня тригерів з стану 1 в стан 0, з записом 1 в наступний тригер.
Таким чином, тактові імпульси просувають число від молодшого розряду регістра до старшого. Після третього тактового імпульсу, тригери регістра мають стан, який відповідає коду двійкового числа 110.
Зчитування чиниться також послідовно після серії імпульсів.
Схеми паралельно-послідовних регістрів являють собою сполучення схем паралельних та послідовних регістрів.
Промисловістю виробляються регістри К155ИР1, К176ИР3 (чотирьохрозрядний здвиговий регістр), К176ИР10 (вiсiмнадцятирозрядний регістр здвигу)
